Intel® Agilex™ 7 Seri F 027 FPGA
Spesifikasi
Bandingkan Produk Intel®
Hal Penting
-
Koleksi Produk
Intel® Agilex™ 7 FPGA dan SoC FPGA Seri F
-
Status
Launched
-
Tanggal Peluncuran
Q2'19
-
Penghentian yang Diperkirakan
1
-
Litografi
10 nm
-
Kondisi Penggunaan
Base Transceiver Station
Login dengan akun CNDA Anda untuk melihat perincian SKU tambahan.
Sumber Daya
-
Elemen Logika (LE)
2692760
-
Modul Logika Adaptive (ALM)
912800
-
Register Modul Logika Adaptif (ALM)
3651200
-
Fabric dan I/O Phase-Locked Loop (PLL)
28
-
Memori Tertanam Maksimal
287 Mb
-
Memori Bandwidth Tinggi Maksimum†
1 GB
-
Blok Pemrosesan Sinyal Digital (DSP)
8528
-
Format Pemrosesan Sinyal Digital (DSP)
Bfloat, Block Floating Point, Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
-
Sistem Prosesor Keras (HPS)
Quad-core 64 bit Arm* Cortex*-A53
-
Blok Kripto Keras
1
-
Kontroler Memori Keras
Ya
-
Antarmuka Memori Eksternal (EMIF)
DDR4, QDR IV
-
Memori User-Flashable
Ya
-
Penyimpanan Konfigurasi Internal
Ya
Spesifikasi I/O
-
Jumlah I/O Pengguna Maksimal †
624
-
Dukungan Standar I/O
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
-
Pasangan LVDS Maksimum
312
-
Transceiver Non-Return to Zero (NRZ) Maksimum†
24
-
Tingkat Data Non-Return to Zero (NRZ) Maksimum†
28.9 Gbps
-
Transceiver Pulse-Amplitude Modulation (PAM4) Maksimum†
12
-
Tingkat Data Pulse-Amplitude Modulation (PAM4) Maksimum†
57.8 Gbps
-
IP Keras Protokol Transceiver
PCIe Gen4, 10/25/100G Ethernet
Teknologi Canggih
Spesifikasi Paket
-
Pilihan Paket
R2581A
Informasi Tambahan
-
URL Informasi Tambahan
Product Table (Family Comparison)
Datasheet
All FPGA Documentation
Pemesanan dan Kepatuhan
Login dengan akun CNDA Anda untuk melihat perincian SKU tambahan.
Informasi pemesanan dan spesifikasi
Informasi kepatuhan dagang
- ECCN Bervariasi Berdasarkan Produk
- CCATS Bervariasi Berdasarkan Produk
- US HTS 8542390001
Informasi PCN
SRL5A
- 99ANK6 PCN
SRL5B
- 99ANK7 PCN
SRL5D
- 99ANK9 PCN
SRL5E
- 99ANKA PCN
SRL5F
- 99ANKC PCN
SRKGK
- 99A90D PCN
SRKGC
- 99A905 PCN
SRKGD
- 99A906 PCN
SRKGE
- 99A907 PCN
SRKGF
- 99A908 PCN
SRKGG
- 99A909 PCN
SRKGH
- 99A90A PCN
SRKGJ
- 99A90C PCN
SRL0G
- 99AKV0 PCN
SRL0H
- 99AKV1 PCN
SRKGA
- 99A903 PCN
SRKGB
- 99A904 PCN
SRKG4
- 99A8ZW PCN
SRKG5
- 99A8ZX PCN
SRKG6
- 99A8ZZ PCN
SRKG7
- 99A900 PCN
SRKG8
- 99A901 PCN
SRKG9
- 99A902 PCN
SRKZP
- 99AK4W PCN
SRKZQ
- 99AK4X PCN
SRL5M
- 99ANKK PCN
Driver dan Perangkat Lunak
Deskripsi
Tipe
Lainnya
Versi
OS
Tanggal
Semua
Lihat Detail
Unduh
Tidak ada hasil yang ditemukan untuk
Y
/apps/intel/arksuite/template/arkProductPageTemplate
Driver & Perangkat Lunak Terbaru
Tanggal Peluncuran
Tanggal pertama kali produk diperkenalkan.
Penghentian yang Diperkirakan
Penghentian Terduga adalah estimasi kapan suatu produk akan memulai proses Penghentian Produk. Notifikasi Penghentian Produk (PDN), diterbitkan di awal proses penghentian, akan menyertakan semua detail EOL Key Milestone. Beberapa unit bisnis dapat mengkomunikasikan detail timeline EOL sebelum PDN diterbitkan. Hubungi perwakilan Intel untuk informasi tentang timeline EOL dan opsi masa pakai yang diperpanjang.
Litografi
Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.
Kondisi Penggunaan
Kondisi penggunaan adalah kondisi lingkungan dan pengoperasian yang diturunkan dari konteks penggunaan sistem.
Untuk informasi tentang kondisi penggunaan khusus SKU, lihat laporan PRQ.
Untuk informasi tentang kondisi penggunaan saat ini, lihat Intel UC (situs CNDA)*.
Elemen Logika (LE)
Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.
Modul Logika Adaptive (ALM)
Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.
Register Modul Logika Adaptif (ALM)
Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.
Fabric dan I/O Phase-Locked Loop (PLL)
Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.
Memori Tertanam Maksimal
Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.
Memori Bandwidth Tinggi Maksimum†
Total kapasitas dari semua rangkaian memori bandwidth tinggi dalam paket di perangkat Intel® FPGA.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Blok Pemrosesan Sinyal Digital (DSP)
Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.
Format Pemrosesan Sinyal Digital (DSP)
Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.
Sistem Prosesor Keras (HPS)
Sistem prosesor keras (HPS) adalah sistem CPU keras yang lengap dan terkandung dalam fabric Intel® FPGA.
Kontroler Memori Keras
Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.
Antarmuka Memori Eksternal (EMIF)
Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.
Memori User-Flashable
Memori User-flashable adalah sumber daya memori non-volatil yang tersdia di beberapa rangkaian perangkat Intel FPGA.
Penyimpanan Konfigurasi Internal
Intel FPGA menyimpan data konfigurasi baik di penyimpanan konfigurasi internal, atau di perangkat memori eksternal.
Jumlah I/O Pengguna Maksimal †
Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Dukungan Standar I/O
Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.
Pasangan LVDS Maksimum
Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.
Transceiver Non-Return to Zero (NRZ) Maksimum†
Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Tingkat Data Non-Return to Zero (NRZ) Maksimum†
Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.
Transceiver Pulse-Amplitude Modulation (PAM4) Maksimum†
Jumlah transceiver PAM4 maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Tingkat Data Pulse-Amplitude Modulation (PAM4) Maksimum†
Tingkat data PAM4 maksimum yang didukung oleh transceiver PAM4.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.
IP Keras Protokol Transceiver
Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.
Hiper-Register
Hyper-Register adalah bit register tambahan (flip flop) yang terletak di interkoneksi dari beberapa rangkaian perangkat Intel® FPGA, yang memungkinkan pengaturan ulang waktu dan pipelining dari interkoneksi untuk mendukung frekuensi clock yang lebih tinggi dalam fabric FPGA.
Keamanan Bitstream FPGA
Tergantung pada rangkaian perangkat Intel FPGA, berbagai fitur keamanan tersedia untuk mencegah penyalinan bitstream pelanggan, dan mendeteksi upaya untuk mengubah perangkat selama operasi.
Konverter Analog ke Digital
Konverter analog ke digital adalah sumber daya konverter data yang tersedia di beberapa rangkaian perangkat Intel FPGA.
Pilihan Paket
Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.
Semua informasi yang disediakan bisa berubah sewaktu-waktu, tanpa pemberitahuan sebelumnya. Intel mungkin melakukan perubahan terhadap siklus hidup manufaktur, spesifikasi dan deskripsi produk kapan saja, tanpa pemberitahuan terlebih dahulu. Informasi di sini disediakan "apa adanya" dan Intel tidak membuat pernyataan atau jaminan apa pun terkait keakuratan informasi, atau fitur produk, ketersediaan, fungsionalitas, atau kompatibilitas produk yang tercantum. Hubungi vendor sistem untuk informasi lebih lanjut terkait produk atau sistem tertentu.
Klasifikasi Intel adalah untuk tujuan umum, pendidikan dan perencanaan dan terdiri dari Export Control Classification Numbers (ECCN) dan Harmonized Tariff Schedule (HTS). Segala penggunaan atas klasifikasi Intel tidak berhubungan dengan Intel dan tidak boleh dianggap sebagai perwakilan atau jaminan yang terkait dengan ECCN atau HTS yang sesuai. Perusahaan Anda sebagai importir dan/atau eksportir bertanggung jawab untuk menentukan klasifikasi transaksi yang tepat.
Lihat Lembar Data untuk definisi formal properti dan fitur produk.
‡ Fitur ini mungkin tidak tersedia pada semua sistem komputasi. Harap periksa dengan vendor sistem untuk mengetahui apakah sistem Anda menyediakan fitur ini, atau lihat spesifikasi sistem (motherboard, prosesor, chipset, catu daya, HDD, kontroler grafis, memori, BIOS, driver, monitor mesin virtual (VMM), perangkat lunak platform, dan/atau sistem operasi) untuk kompatibilitas fitur. Fungsionalitas, kinerja, dan manfaat lain dari fitur ini mungkin berbeda tergantung pada konfigurasi sistem.
SKU “yang Diumumkan” masih belum tersedia. Silakan baca Tanggal Peluncuran untuk ketersediaan pasar.