MAX® II EPM240 CPLD

Spesifikasi

Ekspor spesifikasi

Hal Penting

Spesifikasi Paket

  • Pilihan Paket M100, F100, T100
  • Ukuran Paket 6mm x 6mm, 11mm x 11mm, 16mm x 16mm

Informasi Tambahan

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Makrosel yang Setara

Tipikal rasio makrosel yang setara" adalah sekitar 1,3 LE per makrosel berdasarkan data empiris.

Penundaan Pin-ke-pin

Penundaan pin-ke-pin adalah waktu yang diperlukan bagi sinyal dari pin input untuk menyebarkan melalui logika kombinasi dan muncul di pin output eksternal.

Memori Flash Pengguna

Memori Flash Pengguna (UFM) menghadirkan akses ke blok memori flash serial dalam perangkat ini.

JTAG pemindaian batasan

Menguji yang mengisolasi kesirkuitan internal perangkat dari kesirkutain I/O.

JTAG ISP

In-System Programmability melalui antarmuka JTAG.

Register Input Cepat

Register input dalam sel I/O yang memiliki koneksi langsung dan cepat dari pin I/O.

Power-up Register yang Dapat Diprogram

Memungkinkan output terdaftar untuk meningkatkan durasi tertentu setelah power-up melalui perangkat lunak Quartus II.

Penerjemah JTAG

Memperbolehkan akses ke JTAG TAP dan menyatakan sinyal ketika baik instruksi USER0 atau USER1 diberikan ke JTAG TAP.

IPS real-time

Dapat memprogram perangkat yang didukung ketika perangkat masih beroperasi.

MultiVolt I/Os†

Memungkinkan perangkat dalam semua paket untuk melakukan antarmuka dengan sistem dari tegangan pasokan yang berbeda. Resistor eksternal harus digunakan untuk toleransi 5,0 V.

Power Bank I/O

Kelompok pin I/O yang dikelompokkan dengan tujuan mengkhususkan standar I/O. Untuk didukung selama perangkat beroperasi.

Dukungan Output Maksimum

Jumlah input kontrol maksimum yang mengizinkan atau mencegah output data dari perangkat.

LVTTL/LVCMOS

Low Voltage Transistor to Transistor Logic / Low Voltage Complementary Metal Oxide Semiconductor

Schmitt Triggers

Memungkinkan buffer input untuk menanggapi tingkat edge input yang lambat dengan tingkat edge output yang cepat.

Tingkat Slew yang Dapat Diprogram

Kontrol tingkat slew output yang dapat dikonfigurasi untuk performa kecepatan tinggi dan kebisingan rendah.

Resistor Pull-up yang Dapat Diprogram

Setiap pin I/O pada perangkat menghadirkan resisten pull-up yang dapat diprogram opsional selama mode pengguna. Jika fitur ini diaktifkan untuk pin I/O, resistor pull-up menahan output ke tingkat VCCIO dari bank pin output.

Pin GND yang Dapat Diprogram

Setiap pin I/O tidak digunakan pada perangkat dapat digunakan sebagai pin dasar tambahan.

Output Open-drain

Perangkat menghadirkan output open-drain opsional (setara dengan open-collector) untuk setiap pin I/O. Output open-drain ini memungkinkan perangkat untuk menghadirkan sinyal kontrol tingkat sistem yang dapat ditegaskan oleh beberapa perangkat apa pun.

Bus Hold

Setiap pin I/O pada perangkat menghadirkan fitur bus-hold opsional. Kesirkuitan bus-hold dapat menahan sinyal pada pin I/O di keadaan terakhirnya.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.