Stratix® V 5SGXB9 FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Sumber Daya

Spesifikasi I/O

Spesifikasi Paket

Informasi Tambahan

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2G

  • MM# 99A1MT
  • Kode SPEC SRJL5
  • Kode Pemesanan 5SGXEB9R1H43C2G
  • Stepping A1
  • ID Konten MDDS 725990

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2LG

  • MM# 99A1MV
  • Kode SPEC SRJL6
  • Kode Pemesanan 5SGXEB9R1H43C2LG
  • Stepping A1
  • ID Konten MDDS 724981

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43I2G

  • MM# 99A1MW
  • Kode SPEC SRJL7
  • Kode Pemesanan 5SGXEB9R1H43I2G
  • Stepping A1
  • ID Konten MDDS 725704

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2G

  • MM# 99A1MX
  • Kode SPEC SRJL8
  • Kode Pemesanan 5SGXEB9R2H43C2G
  • Stepping A1
  • ID Konten MDDS 726307

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2LG

  • MM# 99A1MZ
  • Kode SPEC SRJL9
  • Kode Pemesanan 5SGXEB9R2H43C2LG
  • Stepping A1
  • ID Konten MDDS 725575

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C3G

  • MM# 99A1N0
  • Kode SPEC SRJLA
  • Kode Pemesanan 5SGXEB9R2H43C3G
  • Stepping A1
  • ID Konten MDDS 725653

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2G

  • MM# 99A1N1
  • Kode SPEC SRJLB
  • Kode Pemesanan 5SGXEB9R2H43I2G
  • Stepping A1
  • ID Konten MDDS 726010

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2LG

  • MM# 99A1N2
  • Kode SPEC SRJLC
  • Kode Pemesanan 5SGXEB9R2H43I2LG
  • Stepping A1
  • ID Konten MDDS 726326

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3G

  • MM# 99A1N3
  • Kode SPEC SRJLD
  • Kode Pemesanan 5SGXEB9R2H43I3G
  • Stepping A1
  • ID Konten MDDS 725312

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3LG

  • MM# 99A1N5
  • Kode SPEC SRJLE
  • Kode Pemesanan 5SGXEB9R2H43I3LG
  • Stepping A1
  • ID Konten MDDS 725649

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2G

  • MM# 99A1N6
  • Kode SPEC SRJLF
  • Kode Pemesanan 5SGXEB9R3H43C2G
  • Stepping A1
  • ID Konten MDDS 725266

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LG

  • MM# 99A1N7
  • Kode SPEC SRJLG
  • Kode Pemesanan 5SGXEB9R3H43C2LG
  • Stepping A1
  • ID Konten MDDS 725244

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C3G

  • MM# 99A1N8
  • Kode SPEC SRJLH
  • Kode Pemesanan 5SGXEB9R3H43C3G
  • Stepping A1
  • ID Konten MDDS 725103

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C4G

  • MM# 99A1N9
  • Kode SPEC SRJLJ
  • Kode Pemesanan 5SGXEB9R3H43C4G
  • Stepping A1
  • ID Konten MDDS 725647

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3G

  • MM# 99A1NA
  • Kode SPEC SRJLK
  • Kode Pemesanan 5SGXEB9R3H43I3G
  • Stepping A1
  • ID Konten MDDS 725311

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3LG

  • MM# 99A1NC
  • Kode SPEC SRJLL
  • Kode Pemesanan 5SGXEB9R3H43I3LG
  • Stepping A1
  • ID Konten MDDS 724823

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I4G

  • MM# 99A1ND
  • Kode SPEC SRJLM
  • Kode Pemesanan 5SGXEB9R3H43I4G
  • Stepping A1
  • ID Konten MDDS 725550

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2G

  • MM# 99A1TV
  • Kode SPEC SRJP6
  • Kode Pemesanan 5SGXMB9R1H43C2G
  • Stepping A1
  • ID Konten MDDS 724870

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2LG

  • MM# 99A1TW
  • Kode SPEC SRJP7
  • Kode Pemesanan 5SGXMB9R1H43C2LG
  • Stepping A1
  • ID Konten MDDS 725005

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2G

  • MM# 99A1TX
  • Kode SPEC SRJP8
  • Kode Pemesanan 5SGXMB9R1H43I2G
  • Stepping A1
  • ID Konten MDDS 725698

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2G

  • MM# 99A1TZ
  • Kode SPEC SRJP9
  • Kode Pemesanan 5SGXMB9R2H43C2G
  • Stepping A1
  • ID Konten MDDS 726069744237

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2LG

  • MM# 99A1V0
  • Kode SPEC SRJPA
  • Kode Pemesanan 5SGXMB9R2H43C2LG
  • Stepping A1
  • ID Konten MDDS 724799

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C3G

  • MM# 99A1V2
  • Kode SPEC SRJPB
  • Kode Pemesanan 5SGXMB9R2H43C3G
  • Stepping A1
  • ID Konten MDDS 726309

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2G

  • MM# 99A1V3
  • Kode SPEC SRJPC
  • Kode Pemesanan 5SGXMB9R2H43I2G
  • Stepping A1
  • ID Konten MDDS 725865

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2LG

  • MM# 99A1V4
  • Kode SPEC SRJPD
  • Kode Pemesanan 5SGXMB9R2H43I2LG
  • Stepping A1
  • ID Konten MDDS 725309

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3G

  • MM# 99A1V5
  • Kode SPEC SRJPE
  • Kode Pemesanan 5SGXMB9R2H43I3G
  • Stepping A1
  • ID Konten MDDS 726268

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2G

  • MM# 99A1V7
  • Kode SPEC SRJPG
  • Kode Pemesanan 5SGXMB9R3H43C2G
  • Stepping A1
  • ID Konten MDDS 725520

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2LG

  • MM# 99A1V8
  • Kode SPEC SRJPH
  • Kode Pemesanan 5SGXMB9R3H43C2LG
  • Stepping A1
  • ID Konten MDDS 726030

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C3G

  • MM# 99A1V9
  • Kode SPEC SRJPJ
  • Kode Pemesanan 5SGXMB9R3H43C3G
  • Stepping A1
  • ID Konten MDDS 725386

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C4G

  • MM# 99A1VA
  • Kode SPEC SRJPK
  • Kode Pemesanan 5SGXMB9R3H43C4G
  • Stepping A1
  • ID Konten MDDS 725113

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3G

  • MM# 99A1VC
  • Kode SPEC SRJPL
  • Kode Pemesanan 5SGXMB9R3H43I3G
  • Stepping A1
  • ID Konten MDDS 725223

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LG

  • MM# 99A1VD
  • Kode SPEC SRJPM
  • Kode Pemesanan 5SGXMB9R3H43I3LG
  • Stepping A1
  • ID Konten MDDS 726305

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I4G

  • MM# 99A1VG
  • Kode SPEC SRJPN
  • Kode Pemesanan 5SGXMB9R3H43I4G
  • Stepping A1
  • ID Konten MDDS 725379

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3LG

  • MM# 99A237
  • Kode SPEC SRJQF
  • Kode Pemesanan 5SGXMB9R2H43I3LG
  • Stepping A1
  • ID Konten MDDS 725508

Diistirahatkan dan dihentikan

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3N

  • MM# 969150
  • Kode SPEC SR7P9
  • Kode Pemesanan 5SGXEB9R3H43I3N
  • Stepping A1
  • ID Konten MDDS 701878

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2N

  • MM# 969261
  • Kode SPEC SR7SJ
  • Kode Pemesanan 5SGXMB9R1H43I2N
  • Stepping A1
  • ID Konten MDDS 700726

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LN

  • MM# 969262
  • Kode SPEC SR7SK
  • Kode Pemesanan 5SGXMB9R3H43I3LN
  • Stepping A1
  • ID Konten MDDS 699846

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LN

  • MM# 970502
  • Kode SPEC SR8RK
  • Kode Pemesanan 5SGXEB9R3H43C2LN
  • Stepping A1
  • ID Konten MDDS 698650

Informasi kepatuhan dagang

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

Informasi PCN

SRJL9

SRJPA

SR8RK

SRJPB

SRJPC

SRJPD

SRJP6

SRJP7

SRJP8

SRJL5

SRJP9

SRJL6

SRJL7

SRJL8

SR7P9

SRJQF

SR7SK

SRJPM

SRJLJ

SRJPN

SRJLK

SRJLL

SRJLM

SR7SJ

SRJLA

SRJPE

SRJLB

SRJLC

SRJPG

SRJLD

SRJPH

SRJLE

SRJLF

SRJPJ

SRJLG

SRJPK

SRJLH

SRJPL

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Modul Logika Adaptive (ALM)

Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.

Register Modul Logika Adaptif (ALM)

Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.