Arria® V 5AGXA3 FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Spesifikasi I/O

Spesifikasi Paket

Informasi Tambahan

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Arria® V 5AGXA3 FPGA 5AGXMA3D4F31I3G

  • MM# 965645
  • Kode SPEC SR4QF
  • Kode Pemesanan 5AGXMA3D4F31I3G
  • Stepping A1
  • ID Konten MDDS 692308745163

Arria® V 5AGXA3 FPGA 5AGXMA3D4F27C4G

  • MM# 965920
  • Kode SPEC SR4YG
  • Kode Pemesanan 5AGXMA3D4F27C4G
  • Stepping A1
  • ID Konten MDDS 697083745811

Arria® V 5AGXA3 FPGA 5AGXMA3D4F31C4G

  • MM# 968853
  • Kode SPEC SR7EH
  • Kode Pemesanan 5AGXMA3D4F31C4G
  • Stepping A1
  • ID Konten MDDS 694082745291

Arria® V 5AGXA3 FPGA 5AGXBA3D4F27I5G

  • MM# 978994
  • Kode SPEC SRCZB
  • Kode Pemesanan 5AGXBA3D4F27I5G
  • Stepping A1
  • ID Konten MDDS 694984746255

Arria® V 5AGXA3 FPGA 5AGXBA3D4F27C4G

  • MM# 999G0C
  • Kode SPEC SRFKT
  • Kode Pemesanan 5AGXBA3D4F27C4G
  • Stepping A1
  • ID Konten MDDS 702901

Arria® V 5AGXA3 FPGA 5AGXBA3D4F27C5G

  • MM# 999G0D
  • Kode SPEC SRFKU
  • Kode Pemesanan 5AGXBA3D4F27C5G
  • Stepping A1
  • ID Konten MDDS 698947

Arria® V 5AGXA3 FPGA 5AGXBA3D4F31C4G

  • MM# 999G0F
  • Kode SPEC SRFKV
  • Kode Pemesanan 5AGXBA3D4F31C4G
  • Stepping A1
  • ID Konten MDDS 696391746325

Arria® V 5AGXA3 FPGA 5AGXBA3D4F31C5G

  • MM# 999G0G
  • Kode SPEC SRFKW
  • Kode Pemesanan 5AGXBA3D4F31C5G
  • Stepping A1
  • ID Konten MDDS 697946746582

Arria® V 5AGXA3 FPGA 5AGXBA3D4F31I5G

  • MM# 999G0H
  • Kode SPEC SRFKX
  • Kode Pemesanan 5AGXBA3D4F31I5G
  • Stepping A1
  • ID Konten MDDS 701444

Arria® V 5AGXA3 FPGA 5AGXBA3D6F27C6G

  • MM# 999G0J
  • Kode SPEC SRFKY
  • Kode Pemesanan 5AGXBA3D6F27C6G
  • Stepping A1
  • ID Konten MDDS 700272745290

Arria® V 5AGXA3 FPGA 5AGXBA3D6F31C6G

  • MM# 999G0K
  • Kode SPEC SRFKZ
  • Kode Pemesanan 5AGXBA3D6F31C6G
  • Stepping A1
  • ID Konten MDDS 701561

Arria® V 5AGXA3 FPGA 5AGXMA3D4F27C5G

  • MM# 999G3G
  • Kode SPEC SRFN2
  • Kode Pemesanan 5AGXMA3D4F27C5G
  • Stepping A1
  • ID Konten MDDS 697959

Arria® V 5AGXA3 FPGA 5AGXMA3D4F27I3G

  • MM# 999G3J
  • Kode SPEC SRFN3
  • Kode Pemesanan 5AGXMA3D4F27I3G
  • Stepping A1
  • ID Konten MDDS 698179

Arria® V 5AGXA3 FPGA 5AGXMA3D4F27I5G

  • MM# 999G3K
  • Kode SPEC SRFN4
  • Kode Pemesanan 5AGXMA3D4F27I5G
  • Stepping A1
  • ID Konten MDDS 701930

Arria® V 5AGXA3 FPGA 5AGXMA3D4F31C5G

  • MM# 999G3L
  • Kode SPEC SRFN5
  • Kode Pemesanan 5AGXMA3D4F31C5G
  • Stepping A1
  • ID Konten MDDS 702095

Arria® V 5AGXA3 FPGA 5AGXMA3D4F31I5G

  • MM# 999G3M
  • Kode SPEC SRFN6
  • Kode Pemesanan 5AGXMA3D4F31I5G
  • Stepping A1
  • ID Konten MDDS 698735745141

Arria® V 5AGXA3 FPGA 5AGXMA3D6F27C6G

  • MM# 999G3N
  • Kode SPEC SRFN7
  • Kode Pemesanan 5AGXMA3D6F27C6G
  • Stepping A1
  • ID Konten MDDS 697697

Arria® V 5AGXA3 FPGA 5AGXMA3D6F31C6G

  • MM# 999G3P
  • Kode SPEC SRFN8
  • Kode Pemesanan 5AGXMA3D6F31C6G
  • Stepping A1
  • ID Konten MDDS 692253

Informasi kepatuhan dagang

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informasi PCN

SRFKZ

SRFKY

SRFKX

SRFKW

SRFKV

SRFKU

SRFN8

SRFKT

SRFN7

SR7EH

SR4YG

SRFN6

SRFN5

SRFN4

SRCZB

SRFN3

SRFN2

SR4QF

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Modul Logika Adaptive (ALM)

Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.

Register Modul Logika Adaptif (ALM)

Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Keamanan Bitstream FPGA

Tergantung pada rangkaian perangkat Intel FPGA, berbagai fitur keamanan tersedia untuk mencegah penyalinan bitstream pelanggan, dan mendeteksi upaya untuk mengubah perangkat selama operasi.

Konverter Analog ke Digital

Konverter analog ke digital adalah sumber daya konverter data yang tersedia di beberapa rangkaian perangkat Intel FPGA.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.