Arria® V 5ASXB3 FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Spesifikasi I/O

Spesifikasi Paket

Informasi Tambahan

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C4G

  • MM# 999XDD
  • Kode SPEC SRHC0
  • Kode Pemesanan 5ASXBB3D4F31C4G
  • Stepping A1
  • ID Konten MDDS 725713

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C5G

  • MM# 999XDF
  • Kode SPEC SRHC1
  • Kode Pemesanan 5ASXBB3D4F31C5G
  • Stepping A1
  • ID Konten MDDS 696338

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31I5G

  • MM# 999XDG
  • Kode SPEC SRHC2
  • Kode Pemesanan 5ASXBB3D4F31I5G
  • Stepping A1
  • ID Konten MDDS 725738

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C4G

  • MM# 999XDH
  • Kode SPEC SRHC3
  • Kode Pemesanan 5ASXBB3D4F35C4G
  • Stepping A1
  • ID Konten MDDS 725594

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C5G

  • MM# 999XDJ
  • Kode SPEC SRHC4
  • Kode Pemesanan 5ASXBB3D4F35C5G
  • Stepping A1
  • ID Konten MDDS 724835

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35I5G

  • MM# 999XDL
  • Kode SPEC SRHC5
  • Kode Pemesanan 5ASXBB3D4F35I5G
  • Stepping A1
  • ID Konten MDDS 725773

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C4G

  • MM# 999XDM
  • Kode SPEC SRHC6
  • Kode Pemesanan 5ASXBB3D4F40C4G
  • Stepping A1
  • ID Konten MDDS 725080

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C5G

  • MM# 999XDN
  • Kode SPEC SRHC7
  • Kode Pemesanan 5ASXBB3D4F40C5G
  • Stepping A1
  • ID Konten MDDS 725302

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40I5G

  • MM# 999XDP
  • Kode SPEC SRHC8
  • Kode Pemesanan 5ASXBB3D4F40I5G
  • Stepping A1
  • ID Konten MDDS 725982

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6G

  • MM# 999XDR
  • Kode SPEC SRHC9
  • Kode Pemesanan 5ASXBB3D6F31C6G
  • Stepping A1
  • ID Konten MDDS 726263

Arria® V 5ASXB3 FPGA 5ASXBB3D6F35C6G

  • MM# 999XDT
  • Kode SPEC SRHCA
  • Kode Pemesanan 5ASXBB3D6F35C6G
  • Stepping A1
  • ID Konten MDDS 725426

Arria® V 5ASXB3 FPGA 5ASXBB3D6F40C6G

  • MM# 999XDV
  • Kode SPEC SRHCB
  • Kode Pemesanan 5ASXBB3D6F40C6G
  • Stepping A1
  • ID Konten MDDS 726178

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C4G

  • MM# 999XFA
  • Kode SPEC SRHCQ
  • Kode Pemesanan 5ASXFB3G4F35C4G
  • Stepping A1
  • ID Konten MDDS 725330

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5G

  • MM# 999XFC
  • Kode SPEC SRHCR
  • Kode Pemesanan 5ASXFB3G4F35C5G
  • Stepping A1
  • ID Konten MDDS 725293

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I3G

  • MM# 999XFD
  • Kode SPEC SRHCS
  • Kode Pemesanan 5ASXFB3G4F35I3G
  • Stepping A1
  • ID Konten MDDS 725492

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I5G

  • MM# 999XFG
  • Kode SPEC SRHCT
  • Kode Pemesanan 5ASXFB3G4F35I5G
  • Stepping A1
  • ID Konten MDDS 725178

Arria® V 5ASXB3 FPGA 5ASXFB3G6F35C6G

  • MM# 999XFH
  • Kode SPEC SRHCU
  • Kode Pemesanan 5ASXFB3G6F35C6G
  • Stepping A1
  • ID Konten MDDS 726023

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4G

  • MM# 999XFJ
  • Kode SPEC SRHCV
  • Kode Pemesanan 5ASXFB3H4F40C4G
  • Stepping A1
  • ID Konten MDDS 725220

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C5G

  • MM# 999XFK
  • Kode SPEC SRHCW
  • Kode Pemesanan 5ASXFB3H4F40C5G
  • Stepping A1
  • ID Konten MDDS 726299

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I3G

  • MM# 999XFL
  • Kode SPEC SRHCX
  • Kode Pemesanan 5ASXFB3H4F40I3G
  • Stepping A1
  • ID Konten MDDS 724927

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I5G

  • MM# 999XFM
  • Kode SPEC SRHCY
  • Kode Pemesanan 5ASXFB3H4F40I5G
  • Stepping A1
  • ID Konten MDDS 724914

Arria® V 5ASXB3 FPGA 5ASXFB3H6F40C6G

  • MM# 999XFN
  • Kode SPEC SRHCZ
  • Kode Pemesanan 5ASXFB3H6F40C6G
  • Stepping A1
  • ID Konten MDDS 725235

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C4G

  • MM# 999XG4
  • Kode SPEC SRHDA
  • Kode Pemesanan 5ASXMB3E4F31C4G
  • Stepping A1
  • ID Konten MDDS 724928

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C5G

  • MM# 999XG5
  • Kode SPEC SRHDB
  • Kode Pemesanan 5ASXMB3E4F31C5G
  • Stepping A1
  • ID Konten MDDS 725425

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I3G

  • MM# 999XG6
  • Kode SPEC SRHDC
  • Kode Pemesanan 5ASXMB3E4F31I3G
  • Stepping A1
  • ID Konten MDDS 724911

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I5G

  • MM# 999XG8
  • Kode SPEC SRHDD
  • Kode Pemesanan 5ASXMB3E4F31I5G
  • Stepping A1
  • ID Konten MDDS 724874

Arria® V 5ASXB3 FPGA 5ASXMB3E6F31C6G

  • MM# 999XG9
  • Kode SPEC SRHDE
  • Kode Pemesanan 5ASXMB3E6F31C6G
  • Stepping A1
  • ID Konten MDDS 724894

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C4G

  • MM# 999XGA
  • Kode SPEC SRHDF
  • Kode Pemesanan 5ASXMB3G4F40C4G
  • Stepping A1
  • ID Konten MDDS 725229

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C5G

  • MM# 999XGC
  • Kode SPEC SRHDG
  • Kode Pemesanan 5ASXMB3G4F40C5G
  • Stepping A1
  • ID Konten MDDS 725950

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40I5G

  • MM# 999XGD
  • Kode SPEC SRHDH
  • Kode Pemesanan 5ASXMB3G4F40I5G
  • Stepping A1
  • ID Konten MDDS 726012745791

Arria® V 5ASXB3 FPGA 5ASXMB3G6F40C6G

  • MM# 999XGF
  • Kode SPEC SRHDJ
  • Kode Pemesanan 5ASXMB3G6F40C6G
  • Stepping A1
  • ID Konten MDDS 725777

Diistirahatkan dan dihentikan

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6N

  • MM# 970586
  • Kode SPEC SR8U1
  • Kode Pemesanan 5ASXBB3D6F31C6N
  • Stepping A1
  • ID Konten MDDS 693843

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5N

  • MM# 970588
  • Kode SPEC SR8U3
  • Kode Pemesanan 5ASXFB3G4F35C5N
  • Stepping A1
  • ID Konten MDDS 702073

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4N

  • MM# 970589
  • Kode SPEC SR8U4
  • Kode Pemesanan 5ASXFB3H4F40C4N
  • Stepping A1
  • ID Konten MDDS 696082

Informasi kepatuhan dagang

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informasi PCN

SR8U3

SRHCQ

SR8U1

SRHCY

SRHCX

SRHCW

SRHCV

SRHCU

SRHCT

SRHCS

SR8U4

SRHCR

SRHCA

SRHCB

SRHC1

SRHC0

SRHC9

SRHC8

SRHC7

SRHC6

SRHC5

SRHC4

SRHC3

SRHC2

SRHDB

SRHDA

SRHCZ

SRHDJ

SRHDH

SRHDG

SRHDF

SRHDE

SRHDD

SRHDC

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Modul Logika Adaptive (ALM)

Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.

Register Modul Logika Adaptif (ALM)

Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Sistem Prosesor Keras (HPS)

Sistem prosesor keras (HPS) adalah sistem CPU keras yang lengap dan terkandung dalam fabric Intel® FPGA.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Keamanan Bitstream FPGA

Tergantung pada rangkaian perangkat Intel FPGA, berbagai fitur keamanan tersedia untuk mencegah penyalinan bitstream pelanggan, dan mendeteksi upaya untuk mengubah perangkat selama operasi.

Konverter Analog ke Digital

Konverter analog ke digital adalah sumber daya konverter data yang tersedia di beberapa rangkaian perangkat Intel FPGA.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.