Arria® V 5ASXB5 FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Spesifikasi I/O

Spesifikasi Paket

Informasi Tambahan

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Arria® V 5ASXB5 FPGA 5ASXBB5D4F31C4G

  • MM# 999XDW
  • Kode SPEC SRHCC
  • Kode Pemesanan 5ASXBB5D4F31C4G
  • Stepping A1
  • ID Konten MDDS 725258

Arria® V 5ASXB5 FPGA 5ASXBB5D4F31C5G

  • MM# 999XDX
  • Kode SPEC SRHCD
  • Kode Pemesanan 5ASXBB5D4F31C5G
  • Stepping A1
  • ID Konten MDDS 725177

Arria® V 5ASXB5 FPGA 5ASXBB5D4F31I5G

  • MM# 999XDZ
  • Kode SPEC SRHCE
  • Kode Pemesanan 5ASXBB5D4F31I5G
  • Stepping A1
  • ID Konten MDDS 725543

Arria® V 5ASXB5 FPGA 5ASXBB5D4F35C4G

  • MM# 999XF1
  • Kode SPEC SRHCF
  • Kode Pemesanan 5ASXBB5D4F35C4G
  • Stepping A1
  • ID Konten MDDS 725475

Arria® V 5ASXB5 FPGA 5ASXBB5D4F35C5G

  • MM# 999XF2
  • Kode SPEC SRHCG
  • Kode Pemesanan 5ASXBB5D4F35C5G
  • Stepping A1
  • ID Konten MDDS 725577

Arria® V 5ASXB5 FPGA 5ASXBB5D4F35I5G

  • MM# 999XF3
  • Kode SPEC SRHCH
  • Kode Pemesanan 5ASXBB5D4F35I5G
  • Stepping A1
  • ID Konten MDDS 724784

Arria® V 5ASXB5 FPGA 5ASXBB5D4F40C5G

  • MM# 999XF5
  • Kode SPEC SRHCK
  • Kode Pemesanan 5ASXBB5D4F40C5G
  • Stepping A1
  • ID Konten MDDS 725149

Arria® V 5ASXB5 FPGA 5ASXBB5D4F40I5G

  • MM# 999XF6
  • Kode SPEC SRHCL
  • Kode Pemesanan 5ASXBB5D4F40I5G
  • Stepping A1
  • ID Konten MDDS 725344

Arria® V 5ASXB5 FPGA 5ASXBB5D6F31C6G

  • MM# 999XF7
  • Kode SPEC SRHCM
  • Kode Pemesanan 5ASXBB5D6F31C6G
  • Stepping A1
  • ID Konten MDDS 726161

Arria® V 5ASXB5 FPGA 5ASXBB5D6F35C6G

  • MM# 999XF8
  • Kode SPEC SRHCN
  • Kode Pemesanan 5ASXBB5D6F35C6G
  • Stepping A1
  • ID Konten MDDS 725365

Arria® V 5ASXB5 FPGA 5ASXBB5D6F40C6G

  • MM# 999XF9
  • Kode SPEC SRHCP
  • Kode Pemesanan 5ASXBB5D6F40C6G
  • Stepping A1
  • ID Konten MDDS 724974

Arria® V 5ASXB5 FPGA 5ASXFB5G4F35C4G

  • MM# 999XFP
  • Kode SPEC SRHD0
  • Kode Pemesanan 5ASXFB5G4F35C4G
  • Stepping A1
  • ID Konten MDDS 725507

Arria® V 5ASXB5 FPGA 5ASXFB5G4F35C5G

  • MM# 999XFR
  • Kode SPEC SRHD1
  • Kode Pemesanan 5ASXFB5G4F35C5G
  • Stepping A1
  • ID Konten MDDS 725079

Arria® V 5ASXB5 FPGA 5ASXFB5G4F35I3G

  • MM# 999XFT
  • Kode SPEC SRHD2
  • Kode Pemesanan 5ASXFB5G4F35I3G
  • Stepping A1
  • ID Konten MDDS 691802

Arria® V 5ASXB5 FPGA 5ASXFB5G4F35I5G

  • MM# 999XFW
  • Kode SPEC SRHD3
  • Kode Pemesanan 5ASXFB5G4F35I5G
  • Stepping A1
  • ID Konten MDDS 725514

Arria® V 5ASXB5 FPGA 5ASXFB5G6F35C6G

  • MM# 999XFX
  • Kode SPEC SRHD4
  • Kode Pemesanan 5ASXFB5G6F35C6G
  • Stepping A1
  • ID Konten MDDS 725476

Arria® V 5ASXB5 FPGA 5ASXFB5H4F40C4G

  • MM# 999XFZ
  • Kode SPEC SRHD5
  • Kode Pemesanan 5ASXFB5H4F40C4G
  • Stepping A1
  • ID Konten MDDS 725089

Arria® V 5ASXB5 FPGA 5ASXFB5H4F40C5G

  • MM# 999XG0
  • Kode SPEC SRHD6
  • Kode Pemesanan 5ASXFB5H4F40C5G
  • Stepping A1
  • ID Konten MDDS 726170

Arria® V 5ASXB5 FPGA 5ASXFB5H4F40I3G

  • MM# 999XG1
  • Kode SPEC SRHD7
  • Kode Pemesanan 5ASXFB5H4F40I3G
  • Stepping A1
  • ID Konten MDDS 693347

Arria® V 5ASXB5 FPGA 5ASXFB5H4F40I5G

  • MM# 999XG2
  • Kode SPEC SRHD8
  • Kode Pemesanan 5ASXFB5H4F40I5G
  • Stepping A1
  • ID Konten MDDS 725975

Arria® V 5ASXB5 FPGA 5ASXFB5H6F40C6G

  • MM# 999XG3
  • Kode SPEC SRHD9
  • Kode Pemesanan 5ASXFB5H6F40C6G
  • Stepping A1
  • ID Konten MDDS 725289

Arria® V 5ASXB5 FPGA 5ASXMB5E4F31C4G

  • MM# 999XGG
  • Kode SPEC SRHDK
  • Kode Pemesanan 5ASXMB5E4F31C4G
  • Stepping A1
  • ID Konten MDDS 725039

Arria® V 5ASXB5 FPGA 5ASXMB5E4F31C5G

  • MM# 999XGH
  • Kode SPEC SRHDL
  • Kode Pemesanan 5ASXMB5E4F31C5G
  • Stepping A1
  • ID Konten MDDS 725175

Arria® V 5ASXB5 FPGA 5ASXMB5E4F31I3G

  • MM# 999XGJ
  • Kode SPEC SRHDM
  • Kode Pemesanan 5ASXMB5E4F31I3G
  • Stepping A1
  • ID Konten MDDS 726214

Arria® V 5ASXB5 FPGA 5ASXMB5E4F31I5G

  • MM# 999XGL
  • Kode SPEC SRHDN
  • Kode Pemesanan 5ASXMB5E4F31I5G
  • Stepping A1
  • ID Konten MDDS 725424

Arria® V 5ASXB5 FPGA 5ASXMB5E6F31C6G

  • MM# 999XGM
  • Kode SPEC SRHDP
  • Kode Pemesanan 5ASXMB5E6F31C6G
  • Stepping A1
  • ID Konten MDDS 726121

Arria® V 5ASXB5 FPGA 5ASXMB5G4F40C4G

  • MM# 999XGN
  • Kode SPEC SRHDQ
  • Kode Pemesanan 5ASXMB5G4F40C4G
  • Stepping A1
  • ID Konten MDDS 725399746118

Arria® V 5ASXB5 FPGA 5ASXMB5G4F40C5G

  • MM# 999XGP
  • Kode SPEC SRHDR
  • Kode Pemesanan 5ASXMB5G4F40C5G
  • Stepping A1
  • ID Konten MDDS 726114

Arria® V 5ASXB5 FPGA 5ASXMB5G4F40I5G

  • MM# 999XGR
  • Kode SPEC SRHDS
  • Kode Pemesanan 5ASXMB5G4F40I5G
  • Stepping A1
  • ID Konten MDDS 726169

Arria® V 5ASXB5 FPGA 5ASXMB5G6F40C6G

  • MM# 999XGT
  • Kode SPEC SRHDT
  • Kode Pemesanan 5ASXMB5G6F40C6G
  • Stepping A1
  • ID Konten MDDS 725920

Arria® V 5ASXB5 FPGA 5ASXBB5D4F40C4G

  • MM# 999ZZJ
  • Kode SPEC SRJ7W
  • Kode Pemesanan 5ASXBB5D4F40C4G
  • Stepping A1
  • ID Konten MDDS 724885

Informasi kepatuhan dagang

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informasi PCN

SRHD2

SRHCP

SRHD1

SRHD0

SRHCN

SRHCM

SRHCL

SRHCK

SRHD9

SRHD8

SRHD7

SRHD6

SRHD5

SRHD4

SRHD3

SRHCH

SRHCG

SRHCF

SRHCE

SRHCD

SRHCC

SRHDR

SRHDQ

SRHDP

SRHDN

SRHDM

SRHDL

SRHDK

SRHDT

SRHDS

SRJ7W

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Modul Logika Adaptive (ALM)

Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.

Register Modul Logika Adaptif (ALM)

Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Sistem Prosesor Keras (HPS)

Sistem prosesor keras (HPS) adalah sistem CPU keras yang lengap dan terkandung dalam fabric Intel® FPGA.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Keamanan Bitstream FPGA

Tergantung pada rangkaian perangkat Intel FPGA, berbagai fitur keamanan tersedia untuk mencegah penyalinan bitstream pelanggan, dan mendeteksi upaya untuk mengubah perangkat selama operasi.

Konverter Analog ke Digital

Konverter analog ke digital adalah sumber daya konverter data yang tersedia di beberapa rangkaian perangkat Intel FPGA.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.