Cyclone® IV EP4CGX110 FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Spesifikasi I/O

Spesifikasi Paket

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Cyclone® IV EP4CGX110 FPGA EP4CGX110CF23C8N

  • MM# 967069
  • Kode SPEC SR5XJ
  • Kode Pemesanan EP4CGX110CF23C8N
  • Stepping A1
  • ID Konten MDDS 697541746453

Cyclone® IV EP4CGX110 FPGA EP4CGX110CF23I7

  • MM# 967077
  • Kode SPEC SR5XS
  • Kode Pemesanan EP4CGX110CF23I7
  • Stepping A1
  • ID Konten MDDS 702412

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF31I7

  • MM# 967078
  • Kode SPEC SR5XT
  • Kode Pemesanan EP4CGX110DF31I7
  • Stepping A1
  • ID Konten MDDS 812093813821

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF27C8N

  • MM# 967328
  • Kode SPEC SR64T
  • Kode Pemesanan EP4CGX110DF27C8N
  • Stepping A1
  • ID Konten MDDS 698822745307

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF31C8N

  • MM# 967329
  • Kode SPEC SR64U
  • Kode Pemesanan EP4CGX110DF31C8N
  • Stepping A1
  • ID Konten MDDS 694971746110

Cyclone® IV EP4CGX110 FPGA EP4CGX110CF23C7N

  • MM# 970233
  • Kode SPEC SR8J9
  • Kode Pemesanan EP4CGX110CF23C7N
  • Stepping A1
  • ID Konten MDDS 702933745747

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF27I7

  • MM# 970234
  • Kode SPEC SR8JA
  • Kode Pemesanan EP4CGX110DF27I7
  • Stepping A1
  • ID Konten MDDS 694799

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF27C8

  • MM# 971175
  • Kode SPEC SR9DJ
  • Kode Pemesanan EP4CGX110DF27C8
  • Stepping A1
  • ID Konten MDDS 694613

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF31I7N

  • MM# 971176
  • Kode SPEC SR9DK
  • Kode Pemesanan EP4CGX110DF31I7N
  • Stepping A1
  • ID Konten MDDS 692337744165

Cyclone® IV EP4CGX110 FPGA EP4CGX110CF23I7N

  • MM# 971920
  • Kode SPEC SRAHH
  • Kode Pemesanan EP4CGX110CF23I7N
  • Stepping A1
  • ID Konten MDDS 702905744702

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF27C7

  • MM# 971921
  • Kode SPEC SRAHJ
  • Kode Pemesanan EP4CGX110DF27C7
  • Stepping A1
  • ID Konten MDDS 695470

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF27I7N

  • MM# 971922
  • Kode SPEC SRAHK
  • Kode Pemesanan EP4CGX110DF27I7N
  • Stepping A1
  • ID Konten MDDS 692276745802

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF31C7N

  • MM# 971923
  • Kode SPEC SRAHL
  • Kode Pemesanan EP4CGX110DF31C7N
  • Stepping A1
  • ID Konten MDDS 701209744760

Cyclone® IV EP4CGX110 FPGA EP4CGX110CF23C8

  • MM# 972537
  • Kode SPEC SRAN0
  • Kode Pemesanan EP4CGX110CF23C8
  • Stepping A1
  • ID Konten MDDS 693474

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF27C7N

  • MM# 973212
  • Kode SPEC SRB5N
  • Kode Pemesanan EP4CGX110DF27C7N
  • Stepping A1
  • ID Konten MDDS 692423744142

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF31C7

  • MM# 973213
  • Kode SPEC SRB5P
  • Kode Pemesanan EP4CGX110DF31C7
  • Stepping A1

Cyclone® IV EP4CGX110 FPGA EP4CGX110CF23C7

  • MM# 974435
  • Kode SPEC SRCH0
  • Kode Pemesanan EP4CGX110CF23C7
  • Stepping A1
  • ID Konten MDDS 693113

Cyclone® IV EP4CGX110 FPGA EP4CGX110DF31C8

  • MM# 974436
  • Kode SPEC SRCH1
  • Kode Pemesanan EP4CGX110DF31C8
  • Stepping A1

Informasi kepatuhan dagang

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informasi PCN

SR64T

SR5XT

SR5XS

SR8JA

SRB5P

SRB5N

SR64U

SRAHL

SRAHK

SRAHJ

SRAN0

SRAHH

SR9DK

SR9DJ

SRCH1

SRCH0

SR5XJ

SR8J9

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Keamanan Bitstream FPGA

Tergantung pada rangkaian perangkat Intel FPGA, berbagai fitur keamanan tersedia untuk mencegah penyalinan bitstream pelanggan, dan mendeteksi upaya untuk mengubah perangkat selama operasi.

Konverter Analog ke Digital

Konverter analog ke digital adalah sumber daya konverter data yang tersedia di beberapa rangkaian perangkat Intel FPGA.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.