Cyclone® IV EP4CGX50 FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Spesifikasi I/O

Spesifikasi Paket

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23C6N

  • MM# 967189
  • Kode SPEC SR60Q
  • Kode Pemesanan EP4CGX50CF23C6N
  • Stepping A1
  • ID Konten MDDS 744110702315

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27C6

  • MM# 967338
  • Kode SPEC SR652
  • Kode Pemesanan EP4CGX50DF27C6
  • Stepping A1
  • ID Konten MDDS 813821

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23C7

  • MM# 967555
  • Kode SPEC SR6BD
  • Kode Pemesanan EP4CGX50CF23C7
  • Stepping A1
  • ID Konten MDDS 695441

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23C8N

  • MM# 967556
  • Kode SPEC SR6BE
  • Kode Pemesanan EP4CGX50CF23C8N
  • Stepping A1
  • ID Konten MDDS 745622695568

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23I7

  • MM# 967558
  • Kode SPEC SR6BG
  • Kode Pemesanan EP4CGX50CF23I7
  • Stepping A1
  • ID Konten MDDS 702587

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27C6N

  • MM# 967560
  • Kode SPEC SR6BJ
  • Kode Pemesanan EP4CGX50DF27C6N
  • Stepping A1
  • ID Konten MDDS 744329695632

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27C8

  • MM# 971184
  • Kode SPEC SR9DT
  • Kode Pemesanan EP4CGX50DF27C8
  • Stepping A1
  • ID Konten MDDS 813821

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27C8N

  • MM# 971185
  • Kode SPEC SR9DU
  • Kode Pemesanan EP4CGX50DF27C8N
  • Stepping A1
  • ID Konten MDDS 746008700855

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27C7N

  • MM# 971932
  • Kode SPEC SRAHV
  • Kode Pemesanan EP4CGX50DF27C7N
  • Stepping A1
  • ID Konten MDDS 744503699507

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27I7N

  • MM# 971933
  • Kode SPEC SRAHW
  • Kode Pemesanan EP4CGX50DF27I7N
  • Stepping A1
  • ID Konten MDDS 746014696679

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23C7N

  • MM# 972690
  • Kode SPEC SRASH
  • Kode Pemesanan EP4CGX50CF23C7N
  • Stepping A1
  • ID Konten MDDS 744168702551

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27C7

  • MM# 972691
  • Kode SPEC SRASJ
  • Kode Pemesanan EP4CGX50DF27C7
  • Stepping A1
  • ID Konten MDDS 813821

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23C6

  • MM# 973221
  • Kode SPEC SRB5X
  • Kode Pemesanan EP4CGX50CF23C6
  • Stepping A1
  • ID Konten MDDS 696046

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23C8

  • MM# 974445
  • Kode SPEC SRCHA
  • Kode Pemesanan EP4CGX50CF23C8
  • Stepping A1
  • ID Konten MDDS 697750

Cyclone® IV EP4CGX50 FPGA EP4CGX50CF23I7N

  • MM# 974446
  • Kode SPEC SRCHB
  • Kode Pemesanan EP4CGX50CF23I7N
  • Stepping A1
  • ID Konten MDDS 746335697631

Cyclone® IV EP4CGX50 FPGA EP4CGX50DF27I7

  • MM# 974447
  • Kode SPEC SRCHC
  • Kode Pemesanan EP4CGX50DF27I7
  • Stepping A1

Informasi kepatuhan dagang

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informasi PCN

SRASH

SR652

SRAHW

SRAHV

SR6BJ

SRCHC

SRCHB

SRCHA

SR6BG

SR6BE

SR6BD

SRASJ

SR60Q

SRB5X

SR9DU

SR9DT

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Keamanan Bitstream FPGA

Tergantung pada rangkaian perangkat Intel FPGA, berbagai fitur keamanan tersedia untuk mencegah penyalinan bitstream pelanggan, dan mendeteksi upaya untuk mengubah perangkat selama operasi.

Konverter Analog ke Digital

Konverter analog ke digital adalah sumber daya konverter data yang tersedia di beberapa rangkaian perangkat Intel FPGA.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.