Intel® Cyclone® 10 LP FPGA
Rangkaian Cyclone® 10 LP FPGA dari Intel memperluas kepemimpinan seri Intel® Cyclone® FPGA dalam perangkat hemat biaya dan berdaya rendah. Ideal untuk fungsi dengan volume tinggi dan hemat biaya, Intel Cyclone 10 FPGA dirancang untuk spektrum aplikasi logika umum yang luas.
Lihat juga: Perangkat Lunak Desain FPGA, Toko Desain, Unduhan, Komunitas, dan Dukungan
Intel® Cyclone® 10 LP FPGA
Arsitektur
Inti logika dan routing fabric sea of gates dikelilingi di setiap sisinya oleh elemen I/O, dengan phase-locked loop (PLLs) di setiap ujungnya. Blok memori tertanam (M9K) dan blok multiplier 18 x 18 bit diatur dalam kolom vertikal.
Arsitektur ini juga mencakup interkoneksi yang sangat efisien serta jaringan clock low-skew, yang memberikan konektivitas antara struktur logika untuk clock dan sinyal data.
Single Event Upset (SEU)
Deteksi kesalahan konfigurasi didukung dalam semua perangkat Intel® Cyclone® 10 LP. Deteksi kesalahan mode pengguna hanya didukung dalam perangkat dengan tegangan inti 1,2 V. Sirkut khusus yang dibangun ke dalam perangkat Intel® Cyclone® 10 LP terdiri dari fitur deteksi kesalahan CRC yang secara opsional memeriksa single-event upset (SEU) secara berkelanjutan dan otomatis.
Dalam aplikasi penting yang digunakan di bidang avionik, telekomunikasi, kontrol sistem, medis, dan aplikasi militer, penting untuk dapat:
- Mengonfirmasi akurasi dari data konfigurasi yang disimpan dalam perangkat FPGA.
- Memperingatkan sistem akan terjadinya kesalahan konfigurasi.
Prosesor Nios® II
Prosesor Nios® II, prosesor paling serbaguna di dunia dan bebas royalti menurut Gartner Research, adalah prosesor lunak yang paling banyak digunakan di industri FPGA. Prosesor Nios® II menghadirkan fleksibilitas yang tidak tertandingi untuk aplikasi Anda yang sensitif biaya, real-time, kritis keselamatan (DO-254), dan kebutuhan pemrosesan aplikasi yang dioptimalkan ASIC.
Rangkaian prosesor Nios® II terdiri dari dua inti arsitektur Harvard 32 bit yang dapat dikonfigurasi:
- Cepat/Fast (/f core): Alur enam tahapan yang dioptimalkan untuk performa tertinggi, memory management unit (MMU), atau memory protection unit (MPU) opsional.
- Ekonomi/Economy (/e core): Dioptimalkan untuk ukuran terkecil, dan tersedia secara gratis (tidak diperlukan lisensi).
Perlu untuk mendongkrak performa? Tidak masalah. Akselerasi perangkat keras sama mudahnya seperti menggunakan logika yang dapat diprogram FPGA untuk membongkar dan mempercepat tugas yang umumnya diterapkan dalam perangkat lunak aplikasi. Cari tahu lebih lanjut pada halaman web Prosesor Nios® II.
Untuk informasi lebih lanjut tentang alat pengembangan perangkat lunak gratis, kunjungi halaman web Nios® II Processor Design Tools.
Untuk pelatihan prosesor Nios® II, kunjungi Halaman web Intel® FPGA Technical Training.
Performa Prosesor Nios® II (DMIPS pada Fmax)
Catatan: Benchmark Dhrystones 2.1 (Perkiraan Intel)
Varian | Performa (DMIPS) |
---|---|
Nios II / e Economy | 30 pada 175 MHz |
Nios II / f Fast |
190 pada 165 MHz |
Aplikasi Prosesor Nios® II
Aplikasi |
Inti Prosesor Nios® II |
Vendor |
Deskripsi |
---|---|---|---|
Sensitif terhadap daya dan biaya |
Inti economy Nios II |
Intel® |
Dengan 600 elemen logika, inti prosesor ekonomis Nios II sangat ideal untuk aplikasi mikrokontroler. Inti prosesor ekonomis Nios II, perangkat lunak, dan driver perangkat ditawarkan secara gratis. |
Analisis |
Inti fast Nios® II |
Intel® |
Sepenuhnya performa real-time yang deterministrik dan bebas gangguan dengan opsi fitur real-time perangkat keras unik berikut:
|
Pemrosesan aplikasi |
Inti fast Nios® II |
Intel® |
Dengan opsi konfigurasi sederhana, inti prosesor cepat Nios II dapat menggunakan unit manajemen memori (MMU) untuk menjalankan Linux* yang tertanam. Tersedia versi open source dan yang didukung secara komersial dari Linux untuk prosesor Nios II. |
Safety Critical |
Inti SC Nios® II |
HCELL |
Sertifikasi desain Anda untuk sesuai dengan DO-254 dengan menggunakan inti prosesor Nios® II Safety Critical beserta layanan desain yang sesuai dengan DO-254 yang ditawarkan oleh HCELL. |
Lockstep Dual Core |
fRSmartComp IP |
Yogitech |
Solusi lockstep memberikan cakupan diagnostik yang tinggi, pengujian mandiri, dan fitur diagnostik tingkat lanjut yang sepenuhnya sesuai dengan standar keselamatan fungsional IEC 61508 dan ISO 26262 sekaligus mengurangi kebutuhan akan pustaka pengujian perangkat lunak diagnostik penyedot performa dan sulit untuk dikembangkan. |
Deteksi kesalahan konfigurasi didukung dalam semua perangkat Intel® Cyclone® 10 LP. Deteksi kesalahan mode pengguna hanya didukung dalam perangkat dengan tegangan inti 1,2 V. Sirkuit khusus yang dibangun dalam perangkat Cyclone 10 LP terdiri dari fitur deteksi kesalahan CRC yang dapat secara opsional memeriksa single-event upset (SEU) secara terus menerus dan otomatis.
Dalam aplikasi penting yang digunakan di bidang avionik, telekomunikasi, kontrol sistem, medis, dan aplikasi militer, penting untuk dapat:
- Mengonfirmasi akurasi dari data konfigurasi yang disimpan dalam perangkat FPGA.
- Memperingatkan sistem akan terjadinya kesalahan konfigurasi.
Kualifikasi dan Sertifikasi
Intel® Cyclone® 10 LP FPGA ditawarkan dalam tingkat suhu komersial, industri, dan otomotif (AEC-Q100).
Selain itu, Intel® Cyclone® 10 GX FPGA akan didukung untuk rilis di masa depan dalam hal paket keselamatan fungsional, TUV Disertifikasi hingga IEC 61508, yang mengurangi waktu pengembangan dan waktu pemasaran.
Sumber Daya Tambahan
Jelajahi konten lainnya terkait perangkat Intel® FPGA seperti board pengembangan, kekayaan intelektual, dukungan, dan banyak lagi.

Sumber Daya Dukungan
Pusat sumber daya untuk pelatihan, dokumentasi, pengunduhan, alat bantu, dan opsi dukungan.

Board Pengembangan
Mulai dengan FPGA kami dan akselerasikan waktu peluncuran ke pasar dengan perangkat keras dan desain yang divalidasi Intel.

Hak Kekayaan Intelektual
Persingkat siklus desain Anda dengan portofolio luas inti IP dan desain referensi yang divalidasi Intel.

Perangkat Lunak Desain FPGA
Jelajahi Perangkat Lunak Quartus Prime dan serangkain perangkat pendukung produktivitas kami untuk membantu Anda menyelesaikan desain perangkat keras dan perangkat lunak dengan cepat.

Hubungi Staf Penjualan
Hubungi staf penjualan untuk desain produk dan kebutuhan akselerasi Intel® FPGA Anda.

Kode Pemesanan
Mengartikan nomor bagian Intel® FPGA, termasuk pentingnya prefiks dan kode paket tertentu.

Tempat Pembelian
Hubungi Distributor Resmi Intel® hari ini.