10GBASE-R PHY Intel® FPGA IP
10GBASE-R PHY Intel® FPGA Intellectual Property (IP) core memungkinkan konektivitas langsung ke modul optik XFP atau SFP+ apa pun atau dengan perangkat eksternal apa saja dengan antarmuka XFI dan SFI.
Panduan pengguna Intel® Stratix® 10 L- dan H-Tile Transceiver PHY ›
Panduan pengguna Transceiver PHY Intel® Arria® 10 ›
Panduan pengguna Transceiver PHY Intel® Cyclone® 10 ›
10GBASE-R PHY Intel® FPGA IP
PHY IP core dapat digunakan baik dengan Intel® FPGA IP untuk MAC Ethernet 10G atau dengan MAC Ethernet yang dikembangkan pelanggan melalui antarmuka XGMII standar yang beroperasi pada kecepatan 156,25 Mbps.
PHY IP core ini tersedia sebagai bagian dari fungsi transceiver Intel® FPGA.
Fitur
- PHY terdiri dari 10GBASE-R physical coding sublayer (PCS), physical medium attachment (PMA) 10,3125-Gbps, dan fungsi pengelolaan PHY.
- Antarmuka langsung dengan 10GbE MAC untuk solusi chip tunggal yang lengkap.
- PHY terintegrasi ke dalam silikon keras dalam Intel® Arria® 10, Stratix® V, dan Arria® V GZ FPGAs dengan tranceiver seri 10,3125 Gbps. 10GBASE-R PCS lunak juga tersedia dalam Stratix® IV GT dan Arria® V (GT dan ST) FPGA.
- Koneksi serial 10,3125 langsung untuk chip ke chip, modul chip ke optik, perangkat chip ke PHY, dan aplikasi backplane.
- Dukungan I/O (DPRIO) yang dapat dikonfigurasi ulang sebagian dinamis dalam transiver serial untuk beradaptasi dengan beragam karakteristik saluran 10GBASE-R dan perangkat dalam sistem selama operasi.
- Menerapkan fungsi 10GBASE-R PHY standar Ethernet: enkode atau dekode 64b/66b, pengacakan/penyusunan, penyesuaian kecepatan penerima untuk kompensasi frekuensi clock, gear-boxing 66b/16b, dan serialisasi atau deserialisasi data ke dan dari jalur 10,3125 Gbps.
- Deteksi status kesalahan link penerima.
- Loop-back serial lokal dari pemancar ke penerima pada transiver serial untuk pengujian.
- Opsi IEEE 1588 v2 untuk akurasi dan presisi tinggi penandaan waktu.
- Antarmuka sistem internal performa tinggi
- Intel® FPGA Avalon® Streaming (Avalon-ST) single data rate (SDR) XGMII, 72 bit di 156,25 Mbps untuk transfer data
- Intel® FPGA Avalon® Memory-Mapped (Avalon-MM) 32 bit untuk pengelolaan sekunder
- Kompatibilitas standar IEEE 802.3 10GbE, klausa 46, 49, dan 51.
- Lulus uji validasi MAC dan PCS University of New Hampshire Interoperability Lab (UNH-IOL) 10 Gbps Ethernet.
Metrik Kualitas IP
Dasar-Dasar |
|
---|---|
Tahun ketika IP dirilis pertama kali |
2015 |
Versi pertama Perangkat Lunak Intel® Quartus® Prime yang didukung |
16.1 |
Kode Pemesanan |
IP-10GMRPHY: Intel® Arria® 10 IP-10GBASERPCS: Cyclone® Seri V IP-10GMRPHY: Intel® Cyclone® 10 IP-10GETHMAC: 10-Gbps Ethernet MAC MegaCore |
Status |
Produksi |
Produk |
|
Produk pelanggan termasuk hal berikut: File desain (kode sumber terenkripsi atau post-synthesis netlist) Model simulasi untuk ModelSim*- Intel FPGA Edition Batasan tata letak dan/atau waktu Dokumentasi dengan kontrol revisi File readme |
Y |
Semua produk pelanggan tambahan diberikan IP |
|
GUI parameterisasi memungkinkan pengguna akhir untuk mengonfigurasi IP |
Y |
Inti IP diaktifkan untuk Dukungan Intel® FPGA IP Evaluation Mode |
Y |
Bahasa sumber |
Verilog |
Bahasa Testbench |
|
Driver perangkat lunak disediakan |
N |
Dukungan Driver Sistem Operasi |
|
Penerapan |
|
Antarmuka pengguna |
XGMII Single Data Rate / GMII / 16 Bits GMII (Data Path), Avalon-MM (Management) |
Metadata IP-XACT |
N |
Verifikasi |
|
Simulator yang didukung |
Mentor Graphics*, Synopsys*, Cadence* |
Perangkat keras divalidasi |
Intel® Stratix® 10, Intel® Arria® 10 |
Dilakukan pengujian yang sesuai dengan standar industri |
Y |
Jika Ya, pengujian yang mana? |
46, 49, dan 51 |
Jika Ya, pada perangkat Intel FPGA yang mana? |
|
Jika Ya, tanggal dilakukan |
|
Jika Tidak, apakah ini direncanakan? |
N |
Interoperabilitas |
|
IP telah mengalami pengujian interoperabilitas |
N |
Jika Ya, pada perangkat Intel FPGA yang mana |
|
Laporan interoperabilitas tersedia |
N |
Link Terkait
Dokumentasi
Sumber Daya Tambahan
Cari IP
Temukan inti Kekayaan Intelektual Altera® FPGA yang tepat untuk kebutuhan Anda.
Dukungan Teknis
Untuk dukungan teknis pada inti IP ini, kunjungi Sumber Daya Dukungan atau Intel® Premier Support. Anda juga dapat mencari topik terkait tentang fungsi ini di Pusat Pengetahuan dan Komunitas.
Evaluasi dan Pembelian IP
Mode evaluasi dan informasi pembelian untuk inti Kekayaan Intelektual Altera® FPGA.
IP Base Suite
Lisensi Inti IP Altera® FPGA gratis dengan lisensi aktif untuk Perangkat Lunak Quartus® Prime Edisi Standard atau Pro.
Contoh Desain
Unduh contoh desain dan desain referensi untuk perangkat Altera® FPGA.
Hubungi Staf Penjualan
Hubungi bagian penjualan untuk kebutuhan desain dan akselerasi produk Altera® FPGA Anda.