RapidIO Intel® FPGA IP
Intel menghentikan kekayaan intelektual (IP) untuk RapidIO I dan RapidIO II, informasi lebih lanjut dapat ditemukan di pemberitahuan penghentian produk (PDN2025).
RapidIO Intel® FPGA IP
Intel menawarkan dua Intel® FPGA IP yang berbeda untuk RapidIO:
- RapidIO II Intel® FPGA IP sesuai dengan RapidIO Specification Revision 2.2
- Pemisahan lapisan fisik, transportasi, dan logika (arsitektur modular)
- Urutan IDLE2 - simbol kontrol panjang
- Kecepatan jalur 1,25, 2,5, 3,125, 5,0, dan 6,25 Gbaud dengan 1X, 2X, dan 4X lebar penautan
- RapidIO Intel® FPGA IP sesuai dengan RapidIO Specification Revisions 1.3 / 2.1
- Pemisahan lapisan fisik, transportasi, dan logika (arsitektur modular)
- Urutan IDLE1 - simbol kontrol pendek
- Kecepatan jalur 1,25, 2,5, 3,125, dan 5,0 Gbaud lane rates with 1X dan 4X lebar penautan
Untuk detail dukungan perangkat, seperti kecepatan jalur, lebar link, dan tingkat kecepatan, lihat panduan pengguna RapidIO Intel® FPGA IP.
Fitur
Sebagian besar industri nirkabel mengadopsi standar RapidIO sebagai interkoneksi kecepatan tinggi. Standar RapidIO umumnya digunakan antara prosesor sinyal digital serta antara memori dan prosesor bidang kontrol. RapidIO juga mendapatkan penerimaan sebagai interkoneksi backplane karena penerapan standar yang digunakan secara luas untuk karakteristik listrik lampiran media fisik (PMA), seperti XAUI atau CEI untuk kecepatan data hingga 6,25 Gbaud. Intel® FPGA juga mampu mendukung kecepatan data RapidIO Gen3.
- PHY berdasarkan transiver tertanam
- Mudah digunakan
- Editor parameter kekayaan intelektual (IP) memungkinkan optimisasi manual parameter yang mudah, seperti kedalaman FIFO antarmuka, jendela terjemahan alamat, selisih tegangan keluaran, dan prapenetapan
- Konfigurasi mudah menghadirkan cara mengurangi penggunaan sumber daya untuk menciptakan beragam fungsi Intel® FPGA IP yang lebih kecil sesuai kebutuhan aplikasi
- Platform Designer untuk interkoneksi sistem
- Solusi tangguh
- Inti IP titik akhir, testbench dengan interoperabilitas yang telah terbukti dengan vendor sakelar dan prosesor sinyal digital terkemuka
- Sesuai dengan spesifikasi RapidIO, Revisi 1.3 / 2.1 dan 2.2
Untuk solusi siap-integrasi tingkat sistem, Anda dapat menghemat berbulan-bulan waktu desain dengan memilih semua lapisan RapidIO—termasuk fitur-fiturnya, seperti terjemahan alamat serta Avalon® Memory-Mapped (Avalon-MM) yang sederhana dan antarmuka FIFO Avalon® Streaming (Avalon-ST).
Solusi Protokol
Salah satu gambar menunjukkan contoh sistem yang dibangun menggunakan Platform Designer dengan prosesor Nios® II soft yang tertanam sebagai elemen pemrosesan. Memori program dapat mencakup "kode boot" untuk enumerasi tingkat sistem dari berbagai titik akhir. Program ini juga mengonfigurasi register alamat kemampuan dari endpoint dan fungsi Intel® FPGA IP.
Metrik Kualitas IP
Dasar-Dasar |
|
---|---|
Tahun ketika IP dirilis pertama kali |
2009 |
Versi terbaru Perangkat Lunak Intel® Quartus® Prime yang didukung |
18.1 |
Status |
Produksi |
Produk |
|
Produk pelanggan termasuk hal berikut: File desain (kode sumber terenkripsi atau post-synthesis netlist) Model simulasi untuk ModelSim*-Intel FPGA Edition Batasan tata letak dan/atau waktu Bangku pengujian atau contoh desain Dokumentasi dengan kontrol revisi File readme |
Ya Ya Ya Ya Ya Tidak |
Semua produk pelanggan tambahan diberikan IP |
Tidak ada |
GUI parameterisasi memungkinkan pengguna akhir untuk mengonfigurasi IP |
Ya |
Inti IP diaktifkan untuk Dukungan Intel® FPGA IP Evaluation Mode |
Ya |
Bahasa sumber |
Verilog dan VHDL |
Bahasa Testbench |
Verilog dan VHDL |
Driver perangkat lunak disediakan |
Tidak |
Dukungan driver sistem operasi (OS) |
Tidak Tersedia |
Penerapan |
|
Antarmuka pengguna |
Avalon®-MM, Avalon®-ST |
Metadata IP-XACT |
Tidak |
Verifikasi |
|
Simulator yang didukung |
ModelSim*, VCS, Riviera-PRO, NCSim |
Perangkat keras divalidasi |
Intel® Arria® 10, Arria® V, Intel® Cyclone® 10 GX, Cyclone® V, Intel® Stratix® 10, Stratix® V |
Dilakukan pengujian yang sesuai dengan standar industri |
Tidak |
Jika Ya, pengujian yang mana? |
Tidak Tersedia |
Jika Ya, pada perangkat Intel FPGA yang mana? |
Tidak Tersedia |
Jika Ya, tanggal dilakukan |
Tidak Tersedia |
Jika Tidak, apakah ini direncanakan? |
Tidak |
Interoperabilitas |
|
IP telah mengalami pengujian interoperabilitas |
Ya |
Jika Ya, pada perangkat Intel FPGA yang mana |
Arria V, Intel Arria 10, Intel Cyclone 10 GX, Intel Stratix 10 |
Laporan interoperabilitas tersedia |
Ya |
Link Terkait
Dukungan Perangkat
Sumber Daya Tambahan
Cari IP
Temukan inti Intel® FPGA Intellectual Property yang tepat untuk kebutuhan Anda.
Dukungan Teknis
Untuk dukungan teknis pada inti IP ini, kunjungi Sumber Daya Dukungan atau Intel® Premier Support. Anda juga dapat mencari topik yang terkait tentang fungsi ini di Pusat Pengetahuan dan Komunitas.
Evaluasi dan Pembelian IP
Mode evaluasi dan informasi pembelian untuk inti Intel® FPGA Intellectual Property.
Mendesain dengan Intel® FPGA IP
Pelajari lebih lanjut tentang mendesain dengan Intel® FPGA IP, beragam pilihan inti siap pakai yang dioptimalkan untuk Intel® FPGA.
IP Base Suite
Lisensi Inti Intel® FPGA IP gratis dengan lisensi aktif untuk Perangkat Lunak Intel® Quartus® Prime Edisi Standard atau Pro.
Contoh Desain
Unduh contoh desain dan desain referensi untuk perangkat Intel® FPGA.
Hubungi Staf Penjualan
Hubungi staf penjualan untuk desain produk dan kebutuhan akselerasi Intel® FPGA Anda.