Dukungan Rangkaian Desain Tertanam Nios® II
Intel® FPGA memberikan dokumentasi dan dukungan yang ekstensif untuk rangkaian Nios II prosesor tertanam untuk membantu Anda dengan cepat dan mudah mengembangkan dan debug sistem prosesor tertanam Anda.
Anda dapat mengunduh dan lisensi rantai alat prosesor tertanam Nios II dari halaman ini. Tautan di bawah ini menawarkan dokumentasi lengkap tentang prosesor Nios II, jawaban untuk pertanyaan umum, tutorial, demonstrasi online, contoh desain, desain referensi, dan laporan resmi.
Informasi tentang kelas pelatihan, demonstrasi, dan informasi pemesanan produk juga disediakan di bawah ini.
Informasi Umum
Lembar Errata
Laporan Resmi Tertanam
- Solusi fleksibel untuk Ethernet industri
- Platform peralatan "Energy Aware"
- Menambahkan akselerator perangkat keras untuk mengurangi daya dalam sistem tertanam
- Menerapkan antarmuka mesin manusia hemat biaya untuk peralatan rumah
- Menghasilkan pemandangan panorama dengan menjahit beberapa gambar fisheye
- Menggunakan FPGAs untuk merender antarmuka LCD grafis dan drive
- Arsitektur fleksibel untuk koreksi fisheye pada kamera tampilan belakang otomotif
- Memilih teknologi memori berkecepatan tinggi yang tepat untuk sistem Anda
- Akselerator perangkat keras generasi otomatis dengan akses memori langsung dari fungsi C standar ANSI/ISO
Benchmark Nios II dan Dokumentasi Lainnya
Catatan Aplikasi
- AN 595: Vectored interrupt controller usage dan aplikasi
- File desain AN 595
- AN 548: Nios II sistem konfigurasi ringkas untuk Cyclone® III
- File desain AN 548
- AN 543: Debugging Nios II perangkat lunak menggunakan debugger lauterbach
- File desain AN 543
- AN 531: Mengurangi daya dengan akselerator perangkat keras
- File desain 531
- AN 459: Panduan untuk mengembangkan driver perangkat Nios II HAL
- Contoh desain 459
- AN 458: Metode boot Nios II alternatif
- File desain AN 458
- AN 446: Melakukan debugging Nios II sistem dengan penganalisis logika tertanam SignalTap* II
- File desain AN 446
- AN 440: Mempercepat aplikasi jaringan Nios II
- File desain 440
- AN 429: Konfigurasi jarak jauh melalui ethernet dengan prosesor Nios II
- File desain AN 429
- AN 417: Mempercepat fungsi dengan kompilator C2H:Scatter-Gather DMA dengan checksum
- File desain AN 417
- AN 391: Pembuatan Profil sistem Nios II
- File desain 391
- AN 350: Meningkatkan sistem prosesor Nios ke prosesor Nios II
- AN 346: Menggunakan desain referensi kontroler konfigurasi Nios II
- AN 371: Desain referensi sistem grafis otomotif
- AN 527: Menerapkan kontroler LCD
Tutorial
- Membuat tutorial sistem Nios II multiproscesor
- Berkas desain multiproscesor
- Tutorial perangkat lunak Nios II pertama saya
- tutorial pengembangan perangkat keras Nios II
- File desain tutorial perangkat keras
- tutorial desain arsitek sistem Nios II
- Nios II file desain tutorial desain arsitek
- Menggunakan MicroC/OS-II RTOS dengan tutorial prosesor Nios II
- Menggunakan Nios II tutorial instruksi kustom titik ambang
- Menggunakan tutorial memori Nios II digabungkan dengan erat
- File desain tutorial memori yang digabungkan dengan ketat
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.