JESD204B/JESD204C Intel® FPGA IP Core – Pusat Dukungan
Pusat dukungan inti Intel® FPGA IP JESD204B/C memberikan informasi tentang cara memilih, merancang, dan menerapkan tautan JESD204B/C. Ada juga panduan tentang cara memunculkan sistem Anda dan melakukan debug tautan JESD204B/C. Halaman ini disusun dalam kategori yang sesuai dengan alur desain sistem JESD204B/C dari awal hingga akhir.
Dapatkan sumber daya dukungan untuk Intel Agilex® 7, Intel® Stratix® 10, Intel Arria® 10, dan Intel Cyclone® 10 perangkat dari halaman di bawah ini. Untuk perangkat lain, cari dari tautan berikut: Arsip Dokumentasi, Kursus Pelatihan, Video dan Webcast, Contoh Desain, dan Dasar Pengetahuan.
Persiapan
1. Pemilihan Perangkat dan IP
Keluarga Intel® FPGA mana yang harus saya gunakan?
Tabel 1 - Performa Inti Intel® FPGA IP JESD204B
Perangkat | PMA Speed Grade | FPGA Fabric Speed Grade | Data Rate | Link Clock fMAX (MHz) | |
---|---|---|---|---|---|
Aktifkan PCS Keras (Gbps) | Aktifkan SOFT PCS (Gbps) 1 | ||||
® Intel Agilex 7 (F-Tile) | 1 | -1 | Tidak didukung | 2.0 hingga 20.0 | data_rate/40 |
-2 | Tidak didukung | 2.0 hingga 19.2 | data_rate/40 | ||
2 | -2 | Tidak didukung | 2.0 hingga 19.2 | data_rate/40 | |
-3 | Tidak didukung | 1.0 hingga 16.7 | data_rate/40 | ||
3 | -3 | Tidak didukung | 2.0 hingga 16,7 | data_rate/40 | |
® Intel Agilex 7 (E-Tile) | 2 | -2 | Tidak didukung | 2.0 hingga 17.4 | data_rate/40 |
3 | -2 | Tidak didukung | 2.0 hingga 17.4 | data_rate/40 | |
-3 | Tidak didukung | 2.0 hingga 16.0 | data_rate/40 | ||
Intel® Stratix® 10 (L-Tile dan H-Tile) | 1 | 1 | 2.0 hingga 12.0 | 2.0 hingga 16.02 | data_rate/40 |
2 | 2.0 hingga 12.0 | 2.0 hingga 14.0 | data_rate/40 | ||
2 | 1 | 2.0 hingga 9,83 | 2.0 hingga 16.02 | data_rate/40 | |
2 | 2.0 hingga 9,83 | 2.0 hingga 14.0 | data_rate/40 | ||
3 | 1 | 2.0 hingga 9,83 | 2.0 hingga 16.02 | data_rate/40 | |
2 | 2.0 hingga 9,83 | 2.0 hingga 14.0 | data_rate/40 | ||
3 | 2.0 hingga 9,83 | 2.0 hingga 13.0 | data_rate/40 | ||
Intel® Stratix® 10 (E-Tile) | 1 | 1 | Tidak didukung | 2.0 hingga 16.02 | data_rate/40 |
2 | Tidak didukung | 2.0 hingga 14.0 | data_rate/40 | ||
2 | 1 | Tidak didukung | 2.0 hingga 16.02 | data_rate/40 | |
2 | Tidak didukung | 2.0 hingga 14.0 | data_rate/40 | ||
3 | 3 | Tidak didukung | 2.0 hingga 13.0 | data_rate/40 | |
Intel® Arria® 10 | 1 | 1 | 2.0 hingga 12.0 | 2.0 hingga 15.0 2 3 | kecepatan data/40 |
2 | 1 | 2.0 hingga 12.0 | 2.0 hingga 15.0 2 3 | kecepatan data/40 | |
2 | 2.0 hingga 9,83 | 2.0 hingga 15.0 2 3 | kecepatan data/40 | ||
3 | 1 | 2.0 hingga 12.0 | 2.0 hingga 14.2 2 4 | kecepatan data/40 | |
2 | 2.0 hingga 9,83 | 2.0 hingga 14.2 2 5 | kecepatan data/40 | ||
4 | 3 | 2.0 hingga 8,83 | 2.0 hingga 12.56 | kecepatan data/40 | |
Intel® Cyclone® 10 GX | <Saluran kecepatan yang didukung> | <Saluran kecepatan yang didukung> | 2.0 hingga 6,25 | 2.0 hingga 6,25 | kecepatan data/40 |
Tabel 2 - Performa Inti Intel® FPGA IP JESD204C
Perangkat | PMA Speed Grade | FPGA Fabric Speed Grade | Data Rate | Link Clock fMAX (MHz) | |
---|---|---|---|---|---|
Aktifkan PCS Keras (Gbps) | Aktifkan PCS Lunak (Gbps) | ||||
® Intel Agilex 7 (F-Tile) | 1 | -1 | Tidak didukung | 5 hingga 32,44032 | data_rate/40 |
-2 | Tidak didukung | 5 hingga 32,44032* | data_rate/40 | ||
2 | -1 | Tidak didukung | 5 hingga 28,8948* | data_rate/40 | |
-2 | Tidak didukung | 5 hingga 28,8948* | data_rate/40 | ||
-3 | Tidak didukung | 5 hingga 24,33024 | data_rate/40 | ||
3 | -3 | Tidak didukung | 5 hingga 17,4 | data_rate/40 | |
® Intel Agilex 7 (E-Tile) | 1 | -1 | Tidak didukung | 5 hingga 28,9 | data_rate/40 |
2 | -2 | Tidak didukung | 5 hingga 28,3 | data_rate/40 | |
-3 | Tidak didukung | 5 hingga 25,6 | data_rate/40 | ||
3 | -2 | Tidak didukung | 5 hingga 17,4 | data_rate/40 | |
-3 | Tidak didukung | 5 hingga 17,4 | data_rate/40 | ||
Intel® Stratix® 10 (E-Tile) | 1 | -1 | Tidak didukung | 5 hingga 28,9 | data_rate/40 |
-2 | Tidak didukung | 5 hingga 25,6 | data_rate/40 | ||
2 | -1 | Tidak didukung | 5 hingga 28,3 | data_rate/40 | |
-2 | Tidak didukung | 5 hingga 25,6 | data_rate/40 | ||
3 | -1 | Tidak didukung | 5 hingga 17,4 | data_rate/40 | |
-2 | Tidak didukung | 5 hingga 17,4 | data_rate/40 | ||
-3 | Tidak didukung | 5 hingga 17,4 | data_rate/40 |
1. Pilih Aktifkan SOFT PCS untuk mencapai kecepatan data maksimum. Untuk inti IP TX, memungkinkan PCS lunak meningkatkan pemanfaatan sumber daya sebesar 3-8%. Untuk inti IP RX, memungkinkan PCS lunak meningkatkan pemanfaatan sumber daya sebesar 10-20%.
2. Lihat Lembar Data Perangkat Intel Arria 10 dan Intel Stratix 10 untuk kecepatan data maksimum yang didukung di seluruh tingkat kecepatan transiver dan kondisi operasi catu daya transiver.
3. Saat menggunakan mode Soft PCS pada 15,0 Gbps, margin waktu sangat terbatas. Anda disarankan untuk memungkinkan usaha yang lebih bugar, mendaftarkan duplikasi, dan mendaftar untuk meningkatkan performa waktu.
4. Untuk perangkat Intel Arria 10 GX 160, SX 160, GX 220, dan SX 220, kecepatan data yang didukung hingga 12,288 Gbps.
5. Untuk perangkat Intel Arria 10 GX 160, SX 160, GX 220, dan SX 220, kecepatan data yang didukung adalah 11,0 Gbps.
6. Untuk perangkat Intel Arria 10 GX 160, SX 160, GX 220, dan SX 220, kecepatan data yang didukung adalah 10,0 Gbps.
2. Alur Desain dan Integrasi IP
Di Mana Saya Bisa Menemukan Informasi tentang Integrasi IP?
® Intel Agilex 7 Perangkat
- AN 901: Menerapkan Desain Dual Link Konverter Analog ke Digital dengan Intel Agilex® 7 FPGA E-Tile JESD204C RX IP
- AN 967: Sinkronisasi Beberapa Perangkat dalam Sistem Susunan Bertahas Digital
Intel® Stratix® 10 Perangkat
- AN804: Menerapkan Desain Multi-link ADC yang Disinkronkan dengan Intel Stratix 10 JESD204B RX IP Core
- AN804: Menerapkan Desain Multi-link ADC Tanpa Sinkron dengan Intel Stratix 10 JESD204B RX IP Core
® Intel Arria 10 Perangkat
- AN803: Menerapkan Desain Multi-link ADC yang Disinkronkan dengan Intel Arria 10 JESD204B RX IP Core
- AN803: Menerapkan Desain Multi-link ADC Tanpa Sinkron dengan Intel Arria 10 JESD204B RX IP Core
- AN 814: Intel Arria 10 Two x8-Lane JESD204B (Duplex) IP Cores Desain Referensi Sinkronisasi Multi-Perangkat
3. Desain Board dan Manajemen Daya
Panduan Koneksi Pin
® Intel Agilex 7 Perangkat
Intel® Stratix® 10 Perangkat
Intel® Arria® 10 Perangkat
Intel® Cyclone® 10 Perangkat
Tinjauan Skematik
® Intel Agilex 7 Perangkat
Intel Stratix 10 Perangkat
Intel Cyclone 10 Perangkat
Intel Arria 10 Perangkat
Panduan Desain Board
- ® Intel Agilex Panduan Desain Integritas Sinyal Antarmuka Serial Berkecepatan Tinggi untuk Rangkaian Perangkat
- AN 886: Intel Agilex® 7 Panduan Desain Perangkat
- AN 766: Intel® Stratix® 10 Perangkat, Panduan Desain Tata Letak Antarmuka Sinyal Berkecepatan Tinggi
- AN 613: Pertimbangan Desain Stackup PCB untuk Intel FPGAs
- AN 114: Panduan Desain Board untuk Paket Perangkat yang Dapat Diprogram Intel®
- Solusi Panduan Desain Board
- Uji Tata Letak Board
Manajemen Daya
- ® Intel Agilex 7 Panduan Pengguna Manajemen Daya
- AN 910: Intel Agilex® 7 Panduan Desain Jaringan Distribusi Daya
- Estimator Daya Awal (EPE) dan Penganalisis Daya
- AN 750: Menggunakan Alat Intel® FPGA PDN untuk Mengoptimalkan Desain Jaringan Pengiriman Daya Anda
- Panduan Pengguna Perangkat-Specific Power Deliver Network (PDN) 2.0
Manajemen Daya Termal
® Intel Agilex 7 Perangkat
- AN 944: Thermal Modeling untuk Intel Agilex® 7 FPGAs dengan Intel® FPGA Power and Thermal Calculator
Intel® Stratix® 10 Perangkat
Urutan Daya
® Intel Agilex 7, Intel® Stratix® 10, Intel® Cyclone® 10, dan Intel® Arria® 10 Perangkat
4. Pengujian Interoperabilitas dan Standar
Laporan Checkout Perangkat Keras Intel FPGA IP JESD204B
® Intel Agilex 7 Perangkat
- AN 976: Intel® FPGA IP JESD204C dan Laporan Interoperabilitas ADI AD9081 MxFE* DAC untuk perangkat Intel Agilex® 7 F-Tile
- AN 876: Intel® FPGA IP JESD204C dan ADI AD9081 MxFE* ADC Interoperability Report untuk Perangkat Intel® Agilex™ F-Tile
- AN 960: Intel® FPGA IP JESD204C dan ADI AD9081 MxFE* ADC Interoperability Report untuk Intel Agilex® 7 Perangkat E-Tile
Intel® Stratix® 10 Perangkat
JESD204B
- AN 905: Laporan Interoperabilitas JESD204B Intel® FPGA IP dan ADI AD9213 untuk Intel Stratix® 10 Perangkat
- AN 915: Intel® FPGA IP JESD204B dan Laporan Interoperabilitas ADI AD9208 untuk perangkat Intel Stratix® 10 E-Tile
- AN 890: Laporan Interoperabilitas JESD204B Intel® FPGA IP dan ADI AD9174 untuk Perangkat Intel Stratix® 10 L-Tile
- AN 823: Intel FPGA IP Core JESD204B dan Laporan Pemeriksaan Perangkat Keras ADI AD9625 untuk Intel Stratix 10 Perangkat
- AN 832: Intel FPGA IP Core JESD204B dan Laporan Pemeriksaan Perangkat Keras ADI AD9208 untuk Intel Stratix 10 Perangkat
- AN 833: Desain Referensi Interoperabilitas Intel® Stratix 10® GX 16-Lane RX JESD204B-ADC12DJ3200
JESD204C
- AN 909: Intel® FPGA IP JESD204C dan Laporan Interoperabilitas TI ADC12DJ5200RF untuk Intel® Stratix® 10 Perangkat
- AN 916: Intel® FPGA IP JESD204C dan ADI AD9081/AD9082 MxFE* Laporan Interoperabilitas untuk Intel® Stratix® 10 Perangkat E-Tile
- AN 927: Intel® FPGA IP JESD204C dan ADI AD9081 MxFE* ADC Interoperability Report untuk Intel® Stratix® 10 Perangkat E-Tile
- AN 949: Intel® FPGA IP JESD204C dan ADI AD9081 MxFE* DAC Interoperability Report untuk Intel® Stratix® 10 Perangkat E-Tile
Intel® Arria® 10 Perangkat
- AN 710: Intel FPGA Fungsi MegaCore JESD204B dan Laporan Pemeriksaan Perangkat Keras ADI AD9680
- AN 712: Intel FPGA Fungsi MegaCore JESD204B dan Laporan Pemeriksaan Perangkat Keras ADI AD9625
- AN 749: Intel FPGA LAPORAN Checkout Perangkat Keras JESD204B IP Core dan ADI AD9144
- AN 753: Intel FPGA LAPORAN Checkout Perangkat Keras JESD204B IP Core dan ADI AD6676
- AN 779: Intel FPGA LAPORAN Checkout Perangkat Keras JESD204B IP Core dan ADI AD9691
- AN 785: Intel FPGA LAPORAN Checkout Perangkat Keras JESD204B IP Core dan ADI AD9162
- AN 792: Intel FPGA LAPORAN Pemeriksaan Perangkat Keras JESD204B IP Core dan ADI AD9371
- AN 810: Intel FPGA LAPORAN Pemeriksaan Perangkat Keras JESD204B IP Core dan ADI AD9208
5. Contoh Desain dan Desain Referensi
Tabel -3: Sumber Daya JESD204B/C Terkonsolidasi
JESD204B Intel® FPGA IP | JESD204C Intel® FPGA IP | F-Tile JESD204C Intel® FPGA IP | F-Tile JESD204B Intel® FPGA IP | ||
---|---|---|---|---|---|
Panduan Pengguna IP | Umum | Panduan Pengguna Intel® FPGA IP JESD204B | Panduan Pengguna Intel® FPGA IP JESD204C | Panduan Pengguna Intel® FPGA IP F-Tile JESD204C | Panduan Pengguna Intel® FPGA IP F-Tile JESD204B |
Contoh Desain Panduan Pengguna | Agilex 7 | Panduan Pengguna Contoh Desain IP Intel® Agilex™ FPGA JESD204B | Panduan Pengguna Contoh Desain IP Intel® Agilex™ FPGA JESD204C | Panduan Pengguna Contoh Desain Intel® FPGA IP F-Tile JESD204C | Panduan Pengguna Contoh Desain Intel® FPGA IP F-Tile JESD204B |
Stratix 10 | Panduan Pengguna Contoh Desain IP JESD204B Intel® Stratix® 10 FPGA | Panduan Pengguna Contoh IP JESD204C Intel® Stratix® 10 FPGA | |||
Cyclone 10 | Panduan Pengguna Contoh IP FPGA JESD204B Intel® Cyclone® 10 GX FPGA | ||||
Arria 10 | Panduan Pengguna Contoh IP JESD204B Intel® Arria® 10 FPGA | ||||
Standar | Panduan Pengguna Contoh Desain Intel® FPGA IP JESD204B: Intel® Quartus® Prime Edisi Standar |
6. Kursus dan Video Pelatihan
Intel® FPGA Technical Training
Judul Video |
Deskripsi |
---|---|
Kursus online ini memberikan ikhtisar yang luas tentang inti Intel FPGA IP JESD204B. Untuk pemahaman yang lebih baik tentang semua istilah dan konsep yang digunakan dalam kursus, kami memulai dengan diskusi tentang bagian yang relevan dari spesifikasi antarmuka JESD204B, dan diikuti oleh presentasi beberapa fitur penting dari core jesd204B Intel FPGA IP. Terakhir, aliran data sistem digunakan untuk menjelaskan detail fungsional inti. |
Intel® FPGA Video Cepat
Judul Video |
Deskripsi |
---|---|
Intel® Agilex™ 7 FPGA F-Tile JESD204C Demo Video | Standar JESD204B/C telah didukung pada beberapa generasi Intel® FPGAs. Tonton demo ini tentang cara kerja JESD204C pada FPGA 7 Intel® Agilex™. |
Pelajari tentang interoperabilitas inti Intel FPGA IP JESD204B pada Intel® Arria® 10 FPGA dengan konverter AD9144 dari Analog Devices Inc. (ADI). |
|
Cara menginteroperaksi ADI AD9680 dengan Intel® FPGA JESD204B IP Core pada Stratix® V FPGA |
Dapatkan panduan langkah demi langkah tentang cara mengatur perangkat keras, mengonfigurasi konverter analog ke digital, dan mengonfigurasi inti Intel FPGA IP JESD204B. |
Cara menginterogasi ADI AD9680 dengan Intel® FPGA JESD204B IP pada Stratix V |
Dapatkan panduan langkah demi langkah tentang cara mengatur perangkat keras, mengonfigurasi konverter analog ke digital, dan mengonfigurasi inti Intel FPGA IP JESD204B. |
Cara menginterogasi TI DAC37J84 dengan Intel® FPGA JESD204B MegaCore pada Stratix V FPGA |
Pelajari tentang interoperabilitas inti Intel FPGA IP JESD204B pada FPGA V Stratix® dengan konverter DAC37J84 dari Texas Instruments. |
Pelajari tentang standar JESD204B dan solusi Intel FPGA IP JESD204B. Cari tahu bagaimana Anda dapat dengan mudah membuat contoh desain yang bekerja pada perangkat keras. |
|
Pelajari tentang interoperabilitas inti Intel FPGA IP JESD204B pada FPGA V Arria dengan konverter DAC37J84 dari Texas Instruments. |
7. Debug
Catatan Rilis Inti Kekayaan Intelektual (IP)
Sumber Daya Tambahan
® Intel Agilex 7, Intel® Stratix® 10, Intel® Arria® 10, dan Intel® Cyclone® 10 Perangkat
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.