ID Artikel: 000073810 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 01/11/2013

Pembaruan Spesifikasi Frekuensi Maksimum EMIF

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Masalah ini memengaruhi produk DDR2 dan DDR3.

    Antarmuka DDR2 dan DDR3 pada Arria V GX/GT/SoC atau Cyclone V dan perangkat SoC mungkin mengalami masalah saat mencapai penutupan waktu pada frekuensi maksimum tertentu.

    Resolusi

    Solusi untuk masalah ini adalah untuk menerapkan hal yang sesuai solusi untuk konfigurasi Anda, seperti yang dijelaskan di bawah ini. (Yang dinyatakan performa hanya berlaku untuk topologi komponen; Konfigurasi DIMM DDR2 tidak terpengaruh, dan konfigurasi DIMM DDR3 tidak didukung.)

    Spesifikasi Frekuensi Maksimum DDR2 SDRAM EMIF Pembaruan untuk perangkat Arria V GX/GT/SoC atau Cyclone V dan SoC

    • Untuk perangkat tingkat kecepatan Arria V GX, -C5 interfacing dengan komponen DDR2 SDRAM dengan 2 pilihan chip menggunakan kontroler memori keras pada 350 MHz: Tingkatkan komponen SDRAM DDR2 400 MHz ke komponen SDRAM DDR2 533 MHz untuk mencapai frekuensi antarmuka 333 MHz.
    • Untuk Arria V GX, interfacing perangkat kelas kecepatan -C5 dengan komponen DDR2 SDRAM dengan 1 chip pilih menggunakan memori keras controller pada 400 MHz: Tingkatkan komponen SDRAM DDR2 400 MHz ke komponen SDRAM DDR2 533 MHz untuk mencapai frekuensi maksimum yang ditentukan. * Jika Anda mengalami kegagalan waktu dengan konfigurasi ini dalam versi 13.0 SP1 DP5, ajukan permintaan layanan ke Altera. Spesifikasi ini didukung dalam versi 13.1.
    • Untuk Arria V GX/GT, interfacing perangkat tingkat kecepatan -I5 dengan komponen DDR2 SDRAM dengan 1 chip pilih menggunakan memori keras controller pada 400 MHz: Tingkatkan komponen SDRAM DDR2 400 MHz ke komponen SDRAM DDR2 533 MHz untuk mencapai frekuensi maksimum yang ditentukan. * Jika Anda mengalami kegagalan waktu dengan konfigurasi ini dalam versi 13.0 SP1 DP5, ajukan permintaan layanan ke Altera. Spesifikasi ini didukung dalam versi 13.1.

    Spesifikasi Frekuensi Maksimum DDR3/DDR3L SDRAM EMIF Pembaruan untuk Perangkat Arria V GX/GT/SoC atau Cyclone V dan SoC

    • Untuk Cyclone V SoC (SE/SX), kecepatan -A7 interfacing perangkat tingkat dengan komponen SDRAM DDR3 atau DDR3L, dengan 1 chip pilih menggunakan kontroler memori keras HPS pada 400 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan. * Jika Anda mengalami kegagalan waktu dengan konfigurasi ini dalam versi 13.0 SP1 DP5, ajukan permintaan layanan ke Altera. Spesifikasi ini didukung dalam versi 13.1.
    • Untuk Cyclone V GX/E, interfacing perangkat tingkat kecepatan -C6 dengan komponen SDRAM DDR3 atau DDR3L, dengan 2 pilihan chip menggunakan kontroler memori keras pada 400 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan.
    • Untuk Cyclone V SoC (SE/SX/ST), tingkat kecepatan -I7 interfacing perangkat dengan komponen SDRAM DDR3 atau DDR3L, dengan 1 pilih chip menggunakan kontroler memori keras HPS pada 400 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan.
    • Untuk Arria V GX/GT, interfacing perangkat tingkat kecepatan -I3 dengan komponen SDRAM DDR3 atau DDR3L, dengan 1 chip pilih menggunakan keras kontroler memori pada 533 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan.
    • Untuk Arria V GX, interfacing perangkat kelas kecepatan -C4 dengan komponen SDRAM DDR3 atau DDR3L, dengan 1 chip pilih menggunakan keras kontroler memori pada 533 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan.
    • Untuk Arria V GX, interfacing perangkat kelas kecepatan C5 dengan komponen SDRAM DDR3 atau DDR3L, dengan 1 chip pilih menggunakan salah satu kontroler memori lunak atau keras pada 533 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan dan menghindari memori yang berjalan antarmuka pada 425-449 MHz.
    • Untuk Arria V GX/GT, interfacing perangkat tingkat kecepatan I5 dengan komponen SDRAM DDR3 atau DDR3L, dengan 1 chip pilih menggunakan salah satu kontroler memori lunak atau keras pada 533 MHz: Tingkatkan komponen SDRAM DDR3 533 MHz ke komponen SDRAM DDR3 667 MHz untuk mencapai frekuensi maksimum yang ditentukan dan menghindari memori yang berjalan antarmuka pada 420-449 MHz.

    Masalah ini tidak akan diperbaiki.

    Solusi untuk spesifikasi frekuensi maksimum telah diperbarui dalam Estimator Spesifikasi Antarmuka Memori Eksternal.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Arria® V FPGA dan SoC FPGA
    Cyclone® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.