ID Artikel: 000073874 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 01/10/2016

Mengapa kalibrasi DDR gagal pada Arria 10 perangkat SoC saat menggunakan Rilis I/O Awal?

Lingkungan

    Intel® Quartus® Prime Edisi Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Masalah Kritis

Deskripsi

Karena masalah dalam perangkat lunak Quartus® Prime versi 16.0 dan sebelumnya, pin RZQ untuk desain SoC Arria 10 dapat ditemukan pada bank I/O yang tidak diaktifkan untuk rilis I/O Awal.  Kalibrasi DDR akan gagal jika pin RZQ terkait terletak pada bank I/O yang tidak diaktifkan untuk Rilis I/O Awal.

Resolusi

Untuk mengatasi masalah ini, pastikan pin RZQ untuk Antarmuka Memori Eksternal HPS terletak pada Bank I/O yang diaktifkan untuk Rilis I/O Awal.

Masalah ini dijadwalkan akan diperbaiki dalam rilis perangkat lunak Quartus Prime di masa depan

 

Produk Terkait

Artikel ini berlaku untuk 1 produk

Intel® Arria® 10 SX SoC FPGA

1

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.