ID Artikel: 000074027 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 13/12/2016

Galat:18496 Keluaran <name> di lokasi pin <name> (pad_<number>) terlalu dekat dengan pin input clock PLL (<name>) di lokasi pin <name> (pad_<number>)</number></name></name></number></name></name>

Lingkungan

  • Intel® Quartus® Prime Edisi Standard
  • All

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam perangkat lunak Quartus® Prime versi 16.0 dan sebelumnya, Anda mungkin melihat galat yang lebih bugar ini ketika desain paket MAX® 10 E144 dikompilasi pada OS Windows dengan kondisi berikut:

    1. Sinyal PLL yang terhubung (sinyal clock masukan non-PLL) ke pin clock input PLL

    2. Pin keluaran yang ditetapkan di samping pin clock input PLL yang terhubung ke sinyal PLL (sinyal clock input non-PLL)

    Resolusi

    Patch tersedia untuk memperbaiki masalah ini di perangkat lunak Quartus Prime edisi Standar versi 16.1. Unduh dan instal patch 0,01cb dari tautan yang sesuai di bawah ini. Pastikan untuk membaca baca untuk informasi tambahan.

     

    Unduh perangkat lunak Quartus Prime Standard versi 16.1 patch 0.01cb untuk Windows (.exe)

    Unduh perangkat lunak Quartus Prime Standard versi 16.1 patch Readme 0,01cb (.txt)

     

    Masalah ini diperbaiki di perangkat lunak Quartus Prime Standard versi 16.1 Pembaruan 2.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® MAX® 10 FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.