ID Artikel: 000074069 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 07/01/2019

Apakah pin konfigurasi Serial Aktif selalu memiliki resistor pull-up yang lemah di perangkat Cyclone® V?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Antarmuka
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Tidak.  Pada perangkat Cyclone® V, pin Active Serial (AS) DCLK, AS_DATA0, AS_DATA1, AS_DATA2, AS_DATA3, dan nCSO memiliki resistor pull-up 25 kOhm yang diaktifkan hanya ketika pin MSEL diatur ke skema konfigurasi AS.  Dalam Intel® Quartus® Prime Software Edisi Standar versi 18.1 dan sebelumnya, laporan yang lebih bugar salah mengatakan bahwa pin ini memiliki resistor pull-up yang lemah terlepas dari skema konfigurasi dalam Opsi Perangkat dan Pin.  The Cyclone V Device Handbook: Volume 1: Antarmuka Perangkat dan Integrasi versi 2019.01.16 atau sebelumnya tidak menyebutkan resistor pull-up pada pin ini.

     

     

    Resolusi

    Abaikan laporan fitter yang mengatakan pin ini memiliki resistor pull-up yang lemah ketika skema konfigurasi AS tidak dipilih dalam perangkat lunak Intel Quartus Prime.

    Cyclone V Device Handbook: Volume 1: Antarmuka dan Integrasi Perangkat telah diperbarui dan menyebutkan bahwa pin ini memiliki resistor pull-up 25 kOhm ketika pin MSEL diatur ke skema konfigurasi AS.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Cyclone® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.