ID Artikel: 000074196 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 01/01/2015

Editor Panduan Pengguna dan Parameter PCI Express Memungkinkan Frekuensi Clock Aplikasi yang Salah untuk Perangkat Stratix V GX

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Masalah Kritis

Deskripsi

Compiler IP × Gen1 untuk variasi PCI Express hard IP yang target frekuensi clock aplikasi dukungan perangkat V GX Stratix 125 MHz saja. Namun, Tabel 4-1 di Panduan Pengguna Kompilator PCI Express salah mengindikasikan bahwa clock ini juga dapat memiliki frekuensi 62,5 MHz, dan PCI Express editor parameter memungkinkan pemilihan 62,5 MHz atau 125 MHz untuk jam ini.

Semua gen1 × variasi IP keras pengkompilasi PCI Express yang ditargetkan perangkat V GX Stratix.

Resolusi

Untuk variasi ini, pilih frekuensi clock aplikasi 125 MHz di editor parameter kompilator PCI Express.

Masalah ini tidak lagi relevan dalam compiler IP versi 11.0 untuk PCI Express dan Compiler IP untuk Panduan Pengguna Kompilator PCI Express. Stratix dukungan perangkat V dipindahkan ke Stratix V Hard IP untuk PCI Express dan Stratix V Hard IP untuk Panduan Pengguna PCI Express.

Faktanya, Stratix V Hard IP untuk PCI Express tidak mendukung frekuensi aplikasi 125 MHz dan frekuensi aplikasi 62,5 MHz, dan fakta ini didokumentasikan dengan benar dalam versi 11.0 dari Stratix V Hard IP untuk Panduan Pengguna PCI Express.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Stratix® V FPGA

1

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.