ID Artikel: 000074410 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 01/10/2015

Peringatan (205007): Nama pin terpoting "sstl15i_crio_g50c_r50s1" dalam File Output IBIS ke "sstl15i_crio_g50c_r5" untuk mematuhi standar IBIS 3.2/4.0/4.1

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam perangkat lunak Quartus® II versi 12.0, Anda mungkin melihat peringatan ini saat menghasilkan model IBIS untuk perangkat Stratix® V dan Arria® V. Peringatan ini dapat terjadi jika kondisi berikut ini benar:

    • Desain ini berisi pin dwiarah dengan pemberhentian paralel pada chip (OCT) yang dikalibrasi diaktifkan
    • Anda telah mengaktifkan opsi Aktifkan pemilih model pada Pengaturan Alat EDA:kategori Tingkat Board pada kotak dialog Pengaturan

    Karena masalah ini, EDA Netlist Writer menambahkan konvensi penamaan OCT paralel yang dikalibrasi ke nama model IBIS yang dihasilkan pada pin dwiarah. Nama yang lebih panjang ini melebihi batas karakter yang diizinkan oleh spesifikasi IBIS melalui versi 4.1. Selain itu, model output rusak dan tidak lulus pemeriksaan sintaks IBIS. Hasil simulasi tidak benar saat menggunakan model yang terpengaruh.

    Altera tidak mendukung model dwiarah dengan OCT paralel. Model yang terpengaruh memiliki salah satu string berikut dalam nama mereka:

    • crio_g50c
    • ctio_g50c

    Altera hanya mendukung model input dengan OCT paralel. Model yang benar memiliki salah satu string berikut atas nama mereka:

    • cin_g50c
    • crin_g50c
    • ctin_g50c
    Resolusi

    Untuk menghasilkan model IBIS yang benar untuk perangkat Stratix V dan V Arria di perangkat lunak Quartus II versi 12.0 untuk desain yang menggunakan OCT paralel pada pin dwiarah, matikan opsi Aktifkan pemilih model . Mematikan opsi ini memungkinkan EDA Netlist Writer menghasilkan model IBIS untuk pin dwiarah yang memiliki perilaku buffer output yang benar.

    Selain itu, jika desain Anda hanya menggunakan OCT paralel pada pin dwiarah dan tidak pada pin khusus input, lakukan salah satu langkah berikut untuk menghasilkan model OCT paralel input:

    • Buat pin input pengujian di tingkat atas desain. Tetapkan penghentian standar I/O dan input yang diinginkan ke pin input pengujian dan kompilasi proyek. Karena EDA Netlist Writer hanya menghasilkan model buffer output pada pin dwiarah, menambahkan pin input saja diperlukan untuk menghasilkan model OCT paralel input.
    • Atau, buat proyek pengujian sederhana dengan pin khusus input dan tetapkan standar I/O yang diinginkan dan pemberhentian input untuk menghasilkan model OCT paralel.

    Masalah ini telah diperbaiki pada perangkat lunak Quartus II versi 12.0sp1.

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.