ID Artikel: 000074434 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa opsi frekuensi clock input tertentu tidak tercantum dalam Plug-In-Manager MegaWizard ALT2GXB di perangkat lunak Quartus II versi 7.1 SP1, 7.2, atau 7.2 SP1?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Dalam versi perangkat lunak Quartus® II 7.1 SP1, 7.2, dan 7.2 SP1, Plug-In MegaWizard ALT2GXB tidak mencantumkan frekuensi clock input tertentu ketika Anda memilih nilai faktor pembagian Laju Data tertentu di halaman Umum . Misalnya, frekuensi clock input 106,25 MHz tidak tercantum saat Anda memilih kecepatan data 4250 Mbps dengan faktor pembagian laju data 4. Dalam versi 7.1, frekuensi 106,25 MHz telah tercantum.

    Megafungsi membatasi frekuensi tertentu karena pendeteksi frekuensi fase (PFD) di setiap Stratix® II GX TXPLL dan RXPLL memerlukan frekuensi clock referensi input minimum sebesar 50 MHz. Hingga perangkat lunak Quartus II versi 7.1, wizard ALT2GXB menyertakan frekuensi clock input untuk nilai faktor pembagian laju data tertentu yang tampaknya melanggar batas PFD untuk RX PLL. Misalnya, untuk laju data sebesar 4250 Mbps dan faktor pembagian laju data sebesar 4, nilai frekuensi clock input sebesar 106,25 MHz .tampaknya melanggar frekuensi clock input minimum 50 MHz untuk PFD di RXPLL karena laju data 106,25 MHz dibagi menjadi 4 sebelum diberikan ke PFD. Namun, dalam hal ini, perangkat lunak Quartus II fitter memodifikasi nilai pengganda dan pembagi RXPLL dan memilih nilai yang sesuai sehingga frekuensi minimum 50 MHz terpenuhi pada input PFD. Versi perangkat lunak Quartus II 7.1 SP1, 7.2, dan 7.2 SP1 salah membatasi jenis nilai frekuensi clock input ini dalam wisaya. Pengaturan 106,25 MHz adalah pengaturan yang valid untuk frekuensi clock input dalam kasus ini.

    Resolusi

    Untuk mengatasi pembatasan ini dalam versi 7.1 SP1, 7.2, atau 7.2 SP1, ikuti langkah-langkah berikut:

    1. Dalam MegaWizard Plug-In Manager untuk megafungsi ALT2GXB, pilih nilai apa pun yang tercantum dalam daftar Apa itu frekuensi clock input?
    2. Selesaikan wisaya untuk menghasilkan berkas pembungkus instantiasi megafungsi yang dikusomisasi.
    3. Modifikasi parameter berikut dalam berkas pembungkus yang dihasilkan untuk mengubah frekuensi clock input menjadi nilai yang diizinkan dalam perangkat lunak Quartus II versi 7.1.
      • Untuk konfigurasi khusus TX:
        alt2gxb_component.cmu_pll_inclock_period
      • Untuk konfigurasi khusus RX:
        alt2gxb_component.rx_cru_inclock_period
      • Untuk konfigurasi dupleks lengkap:
        alt2gxb_component.cmu_pll_inclock_period Dan alt2gxb_component.rx_cru_inclock_period

      Parameter ini ditentukan dalam periode waktu (dalam ps). Mengonversi nilai frekuensi input yang valid (yang diizinkan dalam versi 7.1) menjadi periode waktu ps.

      Misalnya: Untuk mengatur 106,25 MHz untuk kecepatan data 4250 Mbps dengan faktor pembagian laju data 4 untuk konfigurasi dupleks penuh, atur berikut:

      alt2gxb_component.cmu_pll_inclock_period = 9412
      alt2gxb_component.rx_cru_inclock_period = 9412

      (Perhatikan bahwa 9412 ps = 1/106,25 MHz)

    4. Kompilasi desain menggunakan berkas pembungkus yang dimodifikasi.

    Untuk menyimulasikan desain, hasilkan file netlist simulasi menggunakan perangkat lunak Quartus II. Untuk menghasilkan netlist untuk simulasi fungsi, ikuti langkah-langkah berikut:

    1. Pada menu Tugas, pilih Pengaturan.
    2. Di bawah Pengaturan Alat EDAMemilih Simulasi.
    3. Pilih Nama alat untuk alat simulasi pihak ketiga Anda.
    4. Dalam Format untuk netlist output daftar, pilih VHDL atau Verilog berdasarkan persyaratan Anda.
    5. Dalam Direktori keluaran , tentukan direktori untuk berkas .vo atau .vho.
    6. KlikPengaturan Lainnya dan set Menghasilkan netlist hanya untuk simulasi fungsi sajaUntuk Pada.
    7. Kompilasi modul tingkat atas desain Anda yang berisi alt2gxb (dan instans alt2gxb_reconfig jika blok alt2gxb_reconfig digunakan dalam desain).
    • Catatan: Anda harus menghubungkan reconfig_fromgxb Dan reconfig_togxb antara alt2gxb dan instans alt2gxb_reconfig. Jika tidak, perangkat lunak Quartus II menghapus port ini, dan file model simulasi .vo atau .vho yang dihasilkan tidak berfungsi seperti yang diharapkan.

    Masalah ini telah diperbaiki dimulai dengan perangkat lunak Quartus II versi 8.0.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Stratix® II GX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.