ID Artikel: 000074462 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 31/05/2013

Apakah ada masalah yang diketahui dengan estimasi daya I/O untuk perangkat IV Cyclone dalam alat estimasi daya?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Ya, ada masalah dengan alat estimasi daya untuk daya I/O di Cyclone® Perangkat IV.  Estimator Daya Awal (EPE) dan Quartus® II PowerPlay Power Analyzer tidak akan melaporkan konsumsi daya untuk resistor pemberhentian off-chip yang diperlukan untuk standar SSTL dan HSTL I/O.

Resolusi

Untuk memperkirakan pengundian saat ini melalui resistor pemberhentian off-chip saat menggunakan standar yang direferensikan tegangan seperti SSTL dan HSTL, Anda dapat menjalankan simulasi IBIS berdasarkan topologi board Anda.  Anda harus memilih model IBIS yang cocok dengan konfigurasi buffer output, dan model input perangkat far end.  Jika Anda memiliki pemberhentian paralel di board, pemberhentian tersebut harus disertakan.  Jika menggunakan pemberhentian pada chip atau on-die pada perangkat ujung, pastikan untuk memilih model IBIS yang sesuai.

Anda dapat mensimulasikan kedua output yang mengemudi tinggi dan output yang mengemudi rendah untuk mendapatkan nilai saat ini, kemudian menggunakan rata-rata dari dua nilai saat ini dalam persamaan di bawah ini:

ICCIO = Arus rata-rata output * jumlah pin keluaran/bidir * output aktifkan %

Arus ICCIO ini harus dipertimbangkan selain perkiraan oleh EPE dan Quartus II PowerPlay Power Analyzer.

Produk Terkait

Artikel ini berlaku untuk 2 produk

Cyclone® IV E FPGA
Cyclone® IV GX FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.