ID Artikel: 000074626 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 05/12/2017

"Galat (175001): Fitter tidak dapat menempatkan pin" saat menggunakan 2,5V LVCMOS I/O Standard di Stratix 10

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Anda mungkin melihat galat yang lebih bugar saat menggunakan fitur standar I/O LVCMOS 2,5V di Stratix® 10.

    Resolusi

    Untuk menghindari kesalahan yang lebih bugar, tambahkan penugasan di bawah ini dalam berkas Pengaturan Quartus Prime (.qsf):

    nama set_instance_assignment -name USE_AS_3V_GPIO ON -to

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Stratix® 10 FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.