ID Artikel: 000074647 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 18/06/2012

Masalah Pemadaman Listrik Mendalam Pada Antarmuka LPDDR2 pada Perangkat V Cyclone

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Masalah Kritis

Deskripsi

Masalah ini memengaruhi produk LPDDR2.

Dalam antarmuka LPDDR2 yang menargetkan perangkat Cyclone V, jika perangkat otomatis mode daya turun diaktifkan, kontroler memori HPC II tidak dapat segera mengeluarkan permintaan pemadaman listrik mendalam sebagai respons kepada pengguna permintaan untuk memanggil mode daya dalam. Situasi ini terjadi karena sistem tidak dapat keluar dari putaran daya otomatis turun ketika daya yang dalam permintaan turun terjadi.

Ketika terjadi permintaan pemadaman listrik mendalam, logika lunak di dalam IP secara otomatis memicu pembaruan mandiri, memungkinkan sistem untuk keluar dari mode daya otomatis dan memproses permintaan pemadaman daya mendalam setelah selesai melakukan refresh mandiri.

Resolusi

Masalah ini tidak memerlukan solusi. Tujuan dari ini erratum adalah untuk menjelaskan alasan untuk dihasilkan secara otomatis refresh mandiri, yang terlihat di bus memori.

Masalah ini tidak akan diperbaiki.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Cyclone® V FPGA dan SoC FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.