ID Artikel: 000075114 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 23/08/2012

Peringatan Kritis (21214): Penempatan beberapa pin atau pin LVDS yang terkait dengan instans mungkin tidak mematuhi panduan pembatasan pin mode ALTLVDS DPA (dengan atau tanpa Soft CDR) yang ada.

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Anda akan melihat peringatan penting ini dimulai pada perangkat lunak Quartus® II versi 12.0 kapan saja Anda menggunakan penerima ALTLVDS di perangkat Stratix® III, Stratix IV, Arria® II, HardCopy® III, atau HardCopy IV.  Peringatan penting dikeluarkan bahkan jika instans ALTLVDS Anda tidak menggunakan saluran yang diaktifkan DPA atau soft-CDR.  Hal ini untuk memberi tahu Anda bahwa ada batasan penempatan jika Anda memutuskan untuk mengaktifkan mode DPA atau soft-CDR di masa depan.

    Resolusi

    Lihat batasan penempatan yang terperinci dalam solusi terkait di bawah ini untuk melihat apakah desain Anda terpengaruh.

    Peringatan kritis ini dapat diabaikan jika desain tidak menggunakan saluran penerima yang diaktifkan DPA atau SOFT-CDR.

    Produk Terkait

    Artikel ini berlaku untuk 10 produk

    Arria® II GX FPGA
    Arria® II GZ FPGA
    Perangkat ASIC HardCopy™ IV GX
    Perangkat ASIC HardCopy™ IV
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Stratix® IV E FPGA
    Stratix® IV FPGA
    Perangkat ASIC HardCopy™ III
    Stratix® III FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.