ID Artikel: 000075276 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 18/05/2013

Frekuensi coreclkout Yang Dilaporkan Salah untuk Stratix V Hard IP untuk PCI Express IP Core ketika ATX PLL Digunakan

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Frekuensi coreclkout yang dilaporkan salah untuk Stratix V Hard IP untuk PCI Express IP Core ketika ATX PLL digunakan dalam perangkat Gen1 dan Gen2 ES. Untuk varian ES Gen2, frekuensinya bahwa laporan perangkat lunak Quartus II adalah coreclkout separuh frekuensi aktual. Untuk varian ES Gen1, frekuensi bahwa laporan perangkat lunak Quartus II untuk coreclkout adalah satu kuartal frekuensi aktual

    Resolusi

    Masalah ini diperbaiki pada versi 12.1 dari Stratix V Hard IP untuk PCI Express IP Core.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Stratix® V FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.