ID Artikel: 000075655 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 12/09/2012

Mengapa perangkat lunak Quartus II melaporkan pelanggaran lebar denyut minimum untuk Ethernet MAC 40 Gb/100 Gb dan Desain Contoh PHY?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi Karena bug perangkat lunak Quartus® II versi 12.0 dan 12.0SP1, pelanggaran lebar denyut minimum dilaporkan.
    Resolusi Pelanggaran lebar denyut minimum dapat diabaikan dengan aman pada perangkat lunak Quartus II versi 12.0 dan 12.0SP1. Masalah ini diperbaiki pada versi 12.0SP1.

    Produk Terkait

    Artikel ini berlaku untuk 3 produk

    Stratix® V GX FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.