ID Artikel: 000075655 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 12/09/2012

Mengapa perangkat lunak Quartus II melaporkan pelanggaran lebar denyut minimum untuk Ethernet MAC 40 Gb/100 Gb dan Desain Contoh PHY?

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi Karena bug perangkat lunak Quartus® II versi 12.0 dan 12.0SP1, pelanggaran lebar denyut minimum dilaporkan.
Resolusi Pelanggaran lebar denyut minimum dapat diabaikan dengan aman pada perangkat lunak Quartus II versi 12.0 dan 12.0SP1. Masalah ini diperbaiki pada versi 12.0SP1.

Produk Terkait

Artikel ini berlaku untuk 3 produk

Stratix® V GX FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.