Manual Referensi Kit Pengembangan FPGA Stratix® III versi 1.2 (September 2008) memiliki galat pada Tabel 2-50 yang merupakan Tabel Pin Antarmuka SRAM QDRII. Nomor Pin perangkat Stratix III untuk Alamat Bit 13 salah tercantum sebagai H14 dan seharusnya H16.
Apakah ada masalah dengan pin SRAM QDRII di Stratix III FPGA Panduan Referensi Kit Pengembangan versi 1.2?
1
Pelepasan tanggung jawab
Semua posting dan penggunaan konten di situs ini tunduk pada Syarat Penggunaan Intel.co.id.
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.