ID Artikel: 000076228 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa RAM yang disimpulkan saya berperilaku berbeda dalam perangkat lunak Quartus II versi 5.1 dibandingkan pada versi 5.0?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Ketika Quartus®Perangkat lunak II versi 5.1 menyimpulkan blok RAM dari kode sumber Anda, sintesis terintegrasi Quartus II dapat mengimplementasikan logika di sekitar blok RAM dengan clock yang memungkinkan input RAM. Hal ini dapat mengakibatkan perilaku yang berbeda dari perangkat lunak Quartus II versi 5.0 dan sebelumnya. Masalah ini tidak terjadi jika Anda menggunakan blok RAM yang dihasilkan MegaWizard atau alat sintesis pihak ketiga.

Masalah ini telah diperbaiki dimulai dengan perangkat lunak Quartus II versi 6.0.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Stratix® II FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.