ID Artikel: 000076384 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 08/11/2019

Galat (14996): Fitter gagal menemukan penempatan hukum untuk semua komponen perifer

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Antarmuka Memori Eksternal Intel® Arria® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Jika clock referensi PLL EMIF juga terhubung ke input clock referensi dari I/O PLL terpisah di kolom I/O yang sama, Anda mungkin melihat galat serupa:

    Galat (14996): Fitter gagal menemukan penempatan hukum untuk semua komponen perifer

    Info(14987): Komponen berikut memiliki kesulitan yang paling sulit ditempatkan secara hukum:

    Info(175029): IO_AUX emif_1|emif_1|arki|arch_inst|io_aux_inst|io_aux (43%)

    Info(175029): HSSI_PMA_AUX ALTERA_RESERVED_FITTER_INSERTED_PMA_AUX1 (29%)

    Info(175029): EMIF_GROUP EMIF_0_emif_1 (29%)

    Kasus penggunaan ini tidak didukung. Anda harus menggunakan clock referensi terpisah untuk non-EMIF I/O PLL.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Arria® 10 FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.