ID Artikel: 000076713 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 17/12/2013

Peringatan Kritis: Fitter tidak dapat merutekan sinyal dari DQ I/Os ke register penangkapan DQ dengan benar karena register penangkapan DQ tidak ditempatkan di samping I/Os DQ terkait

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Peringatan kritis berikut mungkin muncul ketika Anda menggunakan ALTDDIO_IN Intel FPGA IP untuk mengimplementasikan antarmuka non-memori di perangkat Cyclone® III atau Cyclone® IV dan jika lokasi pin tidak dibatasi dengan benar.

Peringatan Kritis: Fitter tidak dapat merutekan sinyal dari DQ I/Os ke register penangkapan DQ dengan benar karena register penangkapan DQ tidak ditempatkan di samping I/Os DQ terkait
Info: Nama < register penangkapan DQ> pada tidak ditetapkan ke LAB yang berdekatan dari nama < I/O DQ yang sesuai> pada

Karena tidak lebih dari dua clock global (clock terbalik dihitung terpisah dari clock yang tidak terbalik) dapat memberi umpan ke LAB, peringatan akan muncul jika LAB yang berdekatan dari DQ I/O terkait sudah digunakan oleh register masukan DDIO untuk pin lain.

Resolusi

Efek peringatan ditingkatkan. Untuk antarmuka non-memori, sebaiknya abaikan peringatan ini selama persyaratan waktu Anda terpenuhi. Jika persyaratan waktu tidak terpenuhi, Anda perlu mengubah lokasi pin untuk memperbaiki peringatan penting ini.

Produk Terkait

Artikel ini berlaku untuk 3 produk

FPGA Cyclone® IV
Cyclone® IV GX FPGA
Cyclone® III FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.