ID Artikel: 000076962 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 25/11/2020

Galat(20959): Contoh modul "emif_fm_hps_0|emif_fm_hps_0|arch|arch_inst|pll_inst|pll_inst", yang merupakan tennm_iopll primitif, memiliki koneksi tak terduga pada LOCK port.

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Antarmuka dan Controller Memori
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Karena masalah di Intel® Quartus® Perangkat Lunak Prime Edisi Pro versi 20.2 dan sebelumnya, Anda mungkin melihat pesan galat berikut ketika Anda menerapkan desain yang berisi Intel Agilex® IP EMIF dan Intel Agilex® 3 HPS EMIF IP.

    Galat(20959): Contoh modul "emif_fm_hps_0|emif_fm_hps_0|arch|arch_inst|pll_inst|pll_inst", yang merupakan tennm_iopll primitif, memiliki koneksi tak terduga pada LOCK port.

    Info(20960): Modul: emif_fm_hps_0|emif_fm_hps_0|arch|arch_inst|pll_inst|pll_lock_issp|altsource_probe_body_inst|wider_probe_gen.wider_probe_inst|i118~1 Port: DATAC

    Resolusi

    Untuk mengatasi masalah ini di Intel® Quartus® Perangkat Lunak Prime Edisi Pro versi 20.2 dan sebelumnya, hapus atau komentari tugas berikut di file .qsf:

    set_global_assignment -name VERILOG_MACRO "ALTERA_EMIF_ENABLE_ISSP=1

    Masalah ini telah diperbaiki pada Intel Quartus Perangkat Lunak Prime Edisi Pro versi 20.3.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Agilex™ 7 FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.