ID Artikel: 000077245 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 14/01/2013

Mengapa "Shift Fase Aktual" tidak menunjukkan nilai yang diharapkan yang saya atur dalam megafungsi Altera_PLL?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam perangkat lunak Quartus® II, pergeseran fase yang Anda atur dalam megafungsi Altera_PLL mungkin bukan nilai yang Anda inginkan.

    Ini hanya terjadi dengan faktor pengganda dan pembagi tertentu.  Ketika hal ini terjadi, pergeseran fase aktual akan ditampilkan sebagai 0ps dalam megafungsi.

    Resolusi

    Untuk mengatasi masalah ini, Anda dapat secara manual mengubah nilai "phase_shift" dalam file _0002.v yang dihasilkan.

    Temukan parameter .phase_shift("0 ps") dan ubah nilai ke nilai shift fase yang Anda inginkan.

    Misalnya, jika Anda ingin menetapkan nilai shift fase 1200ps pada keluaran clock 0 (C0), Anda akan mengubah parameter seperti yang ditunjukkan di bawah ini:

    .phase_shift0("0 ps"), // nilai asli

    .phase_shift0("1200 ps"), // nilai modifikasi

    Ini dijadwalkan untuk diperbaiki dalam versi perangkat lunak Quartus II di masa mendatang.

    Produk Terkait

    Artikel ini berlaku untuk 11 produk

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Arria® V GX FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Arria® V GT FPGA
    Arria® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SE SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.