Dalam perangkat lunak Quartus® II versi 5.1 SP2 dan sebelumnya, fitur daya aktif register MAX® II mungkin tidak berfungsi pada register yang menggunakan sinyal jernih sinkron. Semua konfigurasi register lainnya mengimplementasikan fungsionalitas tinggi daya dengan benar.
Masalah ini telah diperbaiki dimulai dengan perangkat lunak Quartus II versi 6.0.
Sebagai solusi in perangkat lunak Quartus II versi 5.1 SP2 dan sebelumnya, gunakan input jelas asinkron di tempat input yang jelas sinkron.