ID Artikel: 000077948 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 19/11/2013

Dapatkah saya menggunakan Report DDR untuk megafungsi ALTDQ_DQS2?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Dalam perangkat lunak Quartus® II, panel Laporkan DDR tidak mendukung megafungsi ALTDQ_DQS2. Panel Laporan DDR adalah makro analisis waktu statis yang spesifik untuk IP antarmuka memori Altera®. Skrip ini menyebut nama _report_timing.tcl di back-end.

Megafungsi ALTDQ_DQS2 dan ALTDDIO tidak memiliki makro ini dan tidak disertakan dalam skrip. Pengguna diharapkan untuk menulis batasan waktu mereka sendiri dalam bentuk file synopsys design constraint (.sdc). Analisis waktu dilakukan sama seperti untuk desain lainnya.

Produk Terkait

Artikel ini berlaku untuk 3 produk

Stratix® V GS FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.