ID Artikel: 000078105 Jenis Konten: Informasi & Dokumentasi Produk Terakhir Ditinjau: 27/08/2013

Bagaimana cara menghubungkan pin clock dan clock keluaran PLL ke Blok Kontrol Clock Global di perangkat Stratix® II?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Saat memilih sumber clock secara dinamis, Anda dapat memilih antara sumber pada pasangan berikut:

  • Dua output PLL (seperti keluaran C0 atau C1 dari satu PLL)
  • Dua PLL (seperti keluaran clock C0/C1 dari satu PLL atau keluaran clock C0/C1 dari PLL lainnya)
  • Dua pin clock (seperti CLK0 atau CLK1)
  • Kombinasi pin clock dan output PLL

Clock pin hanya dapat terhubung ke port 0 dan 1 dari clock control block. Output PLL hanya dapat terhubung ke port 2 dan 3 blok kontrol clock. Penghitung keluaran CLK dan PLL bernomor genap terhubung ke port input genap blok ALTCLKCTRL, counter output CLK dan PLL bernomor ganjil yang terhubung ke port ganjil blok ALTCLKCTRL.

Jika desain hanya menggunakan dua clock keluaran PLL pada blok kontrol clock tanpa pin clock apa pun, instantiasi MegaWizard® Plug-In Manager masih harus memiliki 4 port karena output PLL hanya dapat terhubung ke port 2 dan 3 blok kontrol clock.

Lihat Bagian Clocking dalam buku panduan Stratix II, Volume 2, Bab 1 untuk pemahaman tentang kemungkinan kombinasi untuk satu blok kontrol clock. Misalnya, untuk Global Clock 0, blok kontrol clock-nya dapat menerima input dari pin clock CLK0p dan CLK1p, serta keluaran C0 dan C1 dari PLL1.

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.