Saat membuat kontroler UniPHY dengan berbagi OCT diaktifkan, Anda harus memiliki satu kontroler UniPHY yang ditentukan sebagai master OCT dan yang lain didefinisikan sebagai slave OCT.
Jika Anda menghasilkan kontroler QDR II atau RLDRAM II UniPHY dengan Slave OCT diaktifkan, Anda harus mengubah skrip penugasan pin agar dapat menyelesaikan nama blok pemberhentian OCT secara benar di inti inti master OCT.
Untuk memodifikasi skrip penugasan pin untuk slave QDR II atau RLDRAM II OCT, ikuti langkah-langkah berikut:
1. Dalam editor teks, buka berkas skrip penetapan pin core Anda, sebagai berikut:
. Untuk sistem yang dihasilkan dengan Manajer Plug-In MegaWizard:
Buka nama inti /_pin_assignments.tcl . (Ini salah dinyatakan dalam Buku Panduan Antarmuka Memori Eksternal versi 11.1, November 2011).
. Untuk sistem yang dihasilkan dengan Qsys atau SOPC Builder:
Buka berkas //_pin_assignments.tcl .
2. Cari baris berikut:
. set ::master_corename "_MASTER_CORE_"
3. Ganti _MASTER_CORE_ dengan nama contoh master UniPHY tempat slave terhubung. Meskipun variabel bernama master_corename, nama instans master harus digunakan. Nama yang digunakan sama dengan nama instans pada nama inti _all_pins.txt yang dihasilkan secara otomatis ketika nama inti master _pin_assignments.tcl script berjalan.