ID Artikel: 000078237 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 19/09/2017

Dapatkah saya menggunakan Pin RX transiver sebagai CDR REFCLK untuk Antarmuka Penerima Contoh Desain (Wastafel) HDMI pada perangkat Arria® 10 dan Cyclone® 10?

Lingkungan

    Intel® Quartus® Prime Edisi Pro
    HDMI*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Tidak, Anda tidak dapat menggunakan Pin RX transiver sebagai CDR REFCLK untuk Antarmuka Penerima Contoh Desain (Wastafel) HDMI™ pada perangkat Arria® 10 dan Cyclone® 10.

Frekuensi TMDS_CLK HDMI bergantung pada resolusi video. Resolusi rendah memiliki frekuensi TMDS_CLK 27 MHz di bawah frekuensi REFCLK CDR minimum. Contoh Desain HDMI menerapkan arsitektur IOPLL bertingkat untuk mengalikan TMDS_CLK video resolusi rendah.

TMDS_CLK -> IOPLL -> CDR REFCLK

Pin RX sebagai fitur REFCLK hanya dapat digunakan saat terhubung langsung ke CDR REFCLK. Desain Anda akan gagal dimasukkan ke dalam Intel® Quartus® Prime Software jika Anda menempatkan HDMI Design Example RX REFCLK pada pin Rx.

Resolusi

Untuk mengatasi masalah ini, Anda harus menempatkan Contoh Desain HDMI Anda TMDS_CLK pada pin transceiver REFCLK khusus.

Produk Terkait

Artikel ini berlaku untuk 2 produk

Intel® Arria® 10 FPGA dan SoC FPGA
Intel® Cyclone® 10 GX FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.