Anda mungkin melihat pesan galat di bawah ini selama kompilasi dengan perangkat lunak Quartus® II, jika mode PLL Anda berada dalam mode umpan balik kompensasi Normal dan Sumber Sinkron yang memerlukan jalur umpan balik GCLK atau RCLK untuk mencapai hubungan fase yang diperlukan. Jika Anda memiliki sumber daya GCLK atau RCLK yang tidak mencukup, Anda mungkin tidak dapat mengimplementasikan mode kompensasi untuk semua PLL dalam desain Anda.
Galat (175001): Tidak dapat menempatkan PLL
Info pecahan (175028): Nama PLL fraksial: nama instans <PLL>|altera_pll:altera_pll_i|general[0].gpll~FRACTIONAL_PLL
Error (12349): Fitter tidak dapat merutekan jalur umpan balik PLL global yang jauh untuk PLL fraksi. Tinjau bantuan terperinci untuk pesan ini untuk kemungkinan penanganan masalah
Untuk mengatasi masalah ini, pindahkan PLL ke lokasi lain di mana ada sumber daya GCLK atau RCLK yang memadai atau ubah mode kompensasi PLL Anda ke mode Kompensasi Langsung. Lihat buku panduan perangkat yang sesuai untuk deskripsi mode kompensasi PLL.