ID Artikel: 000078637 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 04/07/2014

Jam mana yang merupakan jam referensi untuk jam MDC Ethernet HPS?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Jam referensi yang benar untuk jam Ethernet HPS adalah l4_mp_clk.

    Peta Alamat V HPS, emac->gmacgrp->GMII_Address->cr salah menyatakan pilihan rentang clock CSR menentukan frekuensi clock MDC sesuai dengan frekuensi l3_sp_clk.

    Resolusi

    Masalah ini diatasi dimulai dengan rilis 15.1 dari Peta Alamat HPS.

    Produk Terkait

    Artikel ini berlaku untuk 5 produk

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.