ID Artikel: 000079206 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 08/10/2015

Mengapa saya tidak dapat memetakan USB0 ke HPS IO dalam paket Cyclone V SoC U19 saya (jumlah pin 484)?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena batasan pin HPS IO yang tersedia dalam paket U19 (jumlah pin 484), HPS USB0 tidak dapat dialihkan ke HPS IO Pin Mux. Jika pengguna mencoba memilih USB0 untuk dialihkan ke HPS IO Mux, Qsys akan meminta galat "Peripheral USB0 has a illegal mode set". USB1 tidak terpengaruh oleh batasan ini.

    Resolusi Dalam perangkat lunak Quartus II versi® 14.0 dan yang lebih baru, jika penetapan perangkat berisi perangkat Cyclone V SoC dengan paket U19, Qsys akan menunjukkan USB0 sebagai "Tidak Digunakan" dalam opsi tarik-turun. USB1 tidak terpengaruh dan dapat dialihkan ke HPS Pin Mux. Jika pengguna memerlukan dua kontroler USB, mereka harus menggunakan paket yang lebih besar dalam penugasan perangkat mereka.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Cyclone® V FPGA dan SoC FPGA
    Cyclone® V SE SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.