ID Artikel: 000079349 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 08/02/2013

Nilai rx_signaldetect selalu tinggi dalam model simulasi pasca-fit yang menargetkan perangkat V Arria dengan inti IP PHY kustom

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Jika Anda menggunakan Mentor Graphics® ModelSim-Altera® untuk melakukan simulasi pascasarjana untuk inti IP PHY kustom yang menargetkan perangkat V Arria dan sd_on nilai dalam file av_xcvr_native.sv diatur ke nilai (nilai bawaan 16 adalah 16), rx_signaldetect nilainya selalu tinggi terlepas dari apa pun dari apakah rx_serial_data sinyal 0, 1, x atau z.

    Resolusi

    Perbarui File Pengaturan Quartus II Anda (.qsf) dengan pengaturan berikut:

    1. Atur parameter menjadi pdb_sd false.
    2. Tambahkan penugasan set_instance_assignment -name XCVR_RX_SD_ENABLE ON -to * QSF untuk mengaktifkan Secure Digital (SD) unit.
    3. Untuk mengatur sd_on nilai ke 1, tambahkan penugasan set_instance_assignment -name XCVR_RX_SD_ON 1 -to *QSF .

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Arria® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.