ID Artikel: 000079380 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 28/06/2012

Batas Frekuensi Rendah untuk DDR2 dan LPDDR2 pada Perangkat Arria V dan Cyclone V

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Masalah ini memengaruhi produk DDR2 dan LPDDR2.

    Untuk perangkat Arria V, antarmuka DDR2 dan LPDDR2 pada frekuensi kurang dari 200 MHz tidak akan beroperasi dengan benar.

    Untuk perangkat Cyclone V, antarmuka DDR2 dan LPDDR2 pada frekuensi kurang dari 167 MHz tidak akan beroperasi dengan benar.

    Resolusi

    Solusi untuk masalah ini adalah tidak menggunakan frekuensi yang lebih kecil lebih dari 200 MHz untuk perangkat Arria V, atau 167 MHz untuk perangkat Cyclone V.

    Masalah ini tidak akan diperbaiki.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Arria® V FPGA dan SoC FPGA
    Cyclone® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.