ID Artikel: 000079572 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 09/04/2014

Berapa urutan pengaturan ulang untuk transivator GX berkecepatan tinggi yang kehilangan kondisi tautan di rangkaian perangkat Altera GX/GT/GZ?

Lingkungan

    Atur Ulang
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Buku panduan perangkat memberikan urutan pengaturan ulang untuk inisialisasi transiver kecepatan tinggi selama tautan dimunculkan. Solusi ini mengatasi urutan reset jika kondisi tautan hilang.

Hilangnya tautan dapat terjadi karena hilangnya sumber clock referensi lokal atau hilangnya tautan karena kabel yang tidak tercolok. Kondisi merugikan lainnya seperti kehilangan daya juga dapat menyebabkan hilangnya sinyal dari mitra perangkat/tautan lainnya.

Hilangnya kondisi REFCLK lokal (atau clock referensi lainnya):

Jika input clock referensi lokal menjadi dinonaktifkan atau tidak stabil, lakukan langkah-langkah berikut.

  • Sinyal pll_locked monitor.  Pll_locked akan berhenti menegaskan jika sumber clock referensi lokal menjadi tidak tersedia. 
  • Pll_locked menandakan clock referensi yang stabil, karena TX PLL terkunci ke clock yang masuk.  Anda dapat mengikuti urutan pengaturan ulang yang sesuai yang disediakan dalam buku panduan perangkat, dimulai dari penegasan pll_locked.

Hilangnya tautan karena kabel yang tidak terpasang atau kondisi pembongkaran ujung jauh:

Gunakan satu atau beberapa metode berikut untuk mengidentifikasi apakah mitra link masih hidup atau tidak.

1. Deteksi sinyal tersedia dalam mode PCIe dan Basic.  Anda dapat memantau sinyal rx_signaldetect saat hilangnya indikator tautan. rx_signaldetect akan menegaskan, karena mitra tautan muncul kembali.

2. Anda dapat mengimplementasikan detektor PPM di inti perangkat untuk mode yang tidak memiliki deteksi sinyal untuk memantau tautan. Detektor PPM akan membantu Anda mengidentifikasi apakah tautan masih hidup atau tidak.

3. Kerusakan data atau fase RX kondisi overflow/underflow fifo dalam logika pengguna dapat mengindikasikan hilangnya kondisi link.

Salah satu urutan reset berikut harus diterapkan setelah hilangnya deteksi tautan dari metode yang dijelaskan di atas.

1. Untuk mode pengunci CDR Otomatis:

  • Sinyal rx_freqlocked monitor.  Hilangnya tautan akan menyebabkan rx_freqlocked untuk berhenti menegaskan, ketika CDR kembali ke mode Lock-to-Data (LTD).
  • Tegaskan rx_digitalreset.
  • Anda mungkin melihat rx_freqlocked beralih dari waktu ke waktu, karena CDR beralih antara mode Lock-to-Reference (LTR) dan Lock-to-Data (LTD).
  • Batalkan rx_digitalreset, setelah rx_freqlocked tinggi untuk jumlah waktu yang setara dengan tLTD_Auto (lihat Lembar Data perangkat).

Catatan: Langkah ini tidak berlaku untuk Cyclone® Perangkat IV GX, karena perbedaan fungsi.  rx_freqlocked tidak boleh digunakan sebagai indikator Lock-to-Data (LTD) CDR.  Untuk perangkat Cyclone IV GX, detektor PPM harus diimplementasikan dalam logika pengguna untuk menentukan keberadaan tautan dan clock yang dipulihkan dengan stabil, sebelum menghapus penentuan rx_digitalreset.

  • Jika rx_freqlocked menjadi rendah di titik mana pun, tegaskan kembali rx_digitalreset.
  • Jika kerusakan data atau fase RX kondisi overflow/underflow fifo diamati dalam logika pengguna, tegaskan rx_digitalreset untuk 2 siklus clock paralel, maka batalkan.

Solusi ini mungkin melanggar beberapa persyaratan khusus protokol.  Dalam hal ini, Anda dapat menggunakan opsi kunci CDR Manual.

2. Untuk mode pengunci CDR Manual, sinyal rx_freqlocked tidak tersedia. Setelah mendeteksi tautan yang mati, lakukan langkah-langkah berikut:

  • Beralih ke mode lock-to-reference (LTR)
  • Tegaskan rx_digitalreset.
  • Tunggu hingga rx_pll_locked tinggi
  • Saat Anda mendeteksi data masuk pada pin penerima (seperti yang dijelaskan sebelumnya), beralih ke mode lock-to-data (LTD).
  • Tunggu hingga tLTD_Manual durasi (lihat Lembar Data perangkat).
  • Batalkan rx_digitalreset.

Produk Terkait

Artikel ini berlaku untuk 8 produk

Stratix® IV GX FPGA
Stratix® IV GT FPGA
Perangkat ASIC HardCopy™ IV GX
Arria® GX FPGA
Stratix® II GX FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Cyclone® IV GX FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.