ID Artikel: 000079921 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 23/11/2011

Tulis Pelanggaran Waktu pada 550 MHz untuk QDR II dan QDR II SRAM Controller dengan UniPHY

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Desain yang menargetkan perangkat Stratix V pada 550 MHz dapat menghasilkan pelanggaran waktu tulis.

    Resolusi

    Tidak ada solusi untuk masalah ini.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Stratix® V FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.