ID Artikel: 000080021 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 11/09/2012

Galat: Tidak dapat menetapkan node "<mynode>" ke lokasi PIN_ -- node adalah jenis I/O Input Buffer</mynode>

Lingkungan

    I O
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Dalam versi perangkat lunak Quartus® II 7.1 dan 7.2, Anda tidak dapat menetapkan lokasi pin dengan primitif I/O diferensial. Anda mungkin melihat galat ini selama kompilasi desain Saat Anda menetapkan lokasi pin untuk pin tingkat atas dalam kode HDL menggunakan parameter berikut dalam primitif diferensial:

input diffin_p, diffin_n;
wire tmp;
ALT_INBUF_DIFF DIFF_IN (
.i          ( diffin_p ),
.ibar     ( diffin_n ),
.o        ( tmp )
);
defparam DIFF_IN.io_standard = "LVDS";
defparam DIFF_IN.location = "PIN_AG18";

Saat mengompilasi desain dalam perangkat lunak Quartus II versi 7.1 dan 7.2, Anda dapat menggunakan perbedaan primitif dalam kode HDL untuk desain Stratix® III dan Cyclone® III, tetapi Anda harus menggunakan Editor Penugasan perangkat lunak Quartus II untuk menetapkan lokasi pin untuk menetapkan pin diferensial tingkat atas ke lokasi pin perangkat.

Untuk informasi lebih lanjut tentang Editor Tugas, lihat bab Editor Tugas dalam buku panduan Quartus II di http://www.altera.com/literature/hb/qts/qts_qii52001.pdf.

Untuk informasi lebih lanjut tentang primitif I/O diferensial, lihat bantuan Quartus II.

Masalah ini dijadwalkan akan diperbaiki dalam rilis perangkat lunak Quartus II di masa mendatang.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Stratix® III FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.