Dimulai dengan perangkat lunak Quartus® II versi 7.2, mode kompensasi Sinkron sumber PLL dapat mengimbangi beberapa jalur pad-to-input-register, seperti bus data. Gunakan penugasan "Kompensasi PLL" di Editor Penugasan untuk memilih pin input mana yang digunakan sebagai target kompensasi PLL. Anda dapat menyertakan seluruh bus data Anda, misalnya, jika register input didorong oleh keluaran yang sama dari PLL kompensasi sinkron sumber. Untuk dikompensasi dengan benar, semua pin harus berada di sisi yang sama dari perangkat. PLL mengimbangi pin input dengan penundaan pad-to-register terpanjang dari semua pin input di bus yang dikompensasi.
Jika Anda tidak memilih target kompensasi, perangkat lunak Quartus II secara otomatis memilih semua pin yang didorong oleh output kompensasi PLL sebagai target kompensasi.
Dalam versi perangkat lunak Quartus II 7.1 SP1 dan sebelumnya, Mode kompensasi sumber sinkron PLL hanya dapat mengimbangi satu jalur masukan ke register IOE. Lihat solusi di bagian Solusi Terkait untuk informasi lebih lanjut tentang masalah ini di versi perangkat lunak Quartus II 7.1 SP1 dan sebelumnya.