ID Artikel: 000080163 Jenis Konten: Informasi & Dokumentasi Produk Terakhir Ditinjau: 11/09/2012

Bagaimana cara menggunakan mode kompensasi sinkron sumber untuk bus multi-pin?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Dimulai dengan perangkat lunak Quartus® II versi 7.2, mode kompensasi Sinkron sumber PLL dapat mengimbangi beberapa jalur pad-to-input-register, seperti bus data. Gunakan penugasan "Kompensasi PLL" di Editor Penugasan untuk memilih pin input mana yang digunakan sebagai target kompensasi PLL. Anda dapat menyertakan seluruh bus data Anda, misalnya, jika register input didorong oleh keluaran yang sama dari PLL kompensasi sinkron sumber. Untuk dikompensasi dengan benar, semua pin harus berada di sisi yang sama dari perangkat. PLL mengimbangi pin input dengan penundaan pad-to-register terpanjang dari semua pin input di bus yang dikompensasi.

Jika Anda tidak memilih target kompensasi, perangkat lunak Quartus II secara otomatis memilih semua pin yang didorong oleh output kompensasi PLL sebagai target kompensasi.

Dalam versi perangkat lunak Quartus II 7.1 SP1 dan sebelumnya, Mode kompensasi sumber sinkron PLL hanya dapat mengimbangi satu jalur masukan ke register IOE. Lihat solusi di bagian Solusi Terkait untuk informasi lebih lanjut tentang masalah ini di versi perangkat lunak Quartus II 7.1 SP1 dan sebelumnya.

Produk Terkait

Artikel ini berlaku untuk 6 produk

Cyclone® III FPGA
Cyclone® II FPGA
Arria® GX FPGA
Stratix® II GX FPGA
Stratix® II FPGA
Stratix® III FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.