ID Artikel: 000080234 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 26/09/2013

Saat mengakses register ETH_RX_DATA, mengapa antarmuka CPU fungsi CPRI MegaCore berhenti melakukan resopnding?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Ketika ETH_RX_DATA register diakses pada antarmuka CPU, fungsi CPRI MegaCore® menunggu hingga bingkai data Ethernet diterima pada antarmuka Fast C & M.  Jika Anda belum mengatur antarmuka Fast C & M atau mitra tautan tidak mentransmisikan, maka antarmuka CPU menunggu tanpa batas dan cpu_waitrequest sinyal tetap dinyatakan.

Altera® menyarankan Anda untuk membaca CPRI_CM_STATUS daftar untuk memastikan bahwa kanal RX Fast C & M telah diinisialisasi sebagaimana ditunjukkan oleh rx_fast_dm_ptr_valid bit sebelum mengakses Register Ethernet.

Produk Terkait

Artikel ini berlaku untuk 3 produk

Stratix® V FPGAs
Cyclone® V FPGAs and SoC FPGAs
Arria® V FPGAs and SoC FPGAs

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.