ID Artikel: 000080358 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 07/10/2020

Mengapa pemicu power-up dalam akuisisi Signal Tap gagal untuk Intel® Stratix® 10 perangkat?

Lingkungan

    Intel® Quartus® Prime Edisi Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Mulai Perangkat Lunak Intel® Quartus® Prime Pro Edition versi 19.1, Anda dapat menggunakan sinyal nINIT_DONE yang dihasilkan dari IP Reset Release Intel® Stratix® 10 FPGA untuk menahan sirkuit kontrol saat reset hingga perangkat sepenuhnya memasuki mode pengguna.

Sinyal nINIT_DONE dapat digunakan sebagai kondisi pemicu dalam pemicu power-up Tap Sinyal untuk menangkap peristiwa yang terjadi selama inisialisasi perangkat. Namun, Perangkat Lunak Prime Pro Edition Intel® Quartus® dapat secara acak menempatkan register Signal Tap pada register ALM atau Hyper. Ketika Hyper register digunakan, register Signal Tap mungkin tidak dapat mengatur ulang ke keadaan yang benar, yang tidak akan mengaktifkan pemicu power-up.

Resolusi

Untuk mengatasi masalah ini, menempatkan semua register Signal Tap di register ALM menggunakan penetapan QSF (Quartus Settings File) berikut:

set_instance_assignment -name REGISTER_LOCATION_TYPE ALM_REGISTER -menjadi auto_fab_0|alt_sld_fab_0|alt_sld_fab_0|auto_signaltap_auto_signaltap_0|sld_signaltap_inst -entity <project_top>

Produk Terkait

Artikel ini berlaku untuk 1 produk

Intel® Stratix® 10 FPGA dan SoC FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.