Ketika Power Analyzer dijalankan dalam perangkat lunak Quartus® II untuk desain berbasis transiver yang menargetkan perangkat Arria® V, Cyclone® V, atau Stratix® V, tegangan catu daya dari transiver dapat ditentukan secara otomatis oleh penggunaan transiver (seperti pengaturan laju data). Meskipun perangkat lunak Quartus II memiliki opsi untuk tegangan catu daya transiver dalam pengaturan Tegangan Pengaturan dan Ketentuan Operasi di bawah Pengaturan, perangkat lunak tersebut diabaikan oleh PPPA.
Misalnya, dalam perangkat Cyclone V, PPPA secara otomatis mengatur VCCE_GXB dan VCCL_GXB ke 1.1V saat menggunakan PCIe 1.0 yang kecepatan datanya 2,5 Gbps, sementara itu secara otomatis mengaturnya ke 1,2 V saat PCIe 2.0 digunakan, yang kecepatan datanya 5,0 Gbps. Tetapi Anda dapat memasok 1,2 V untuk VCCE_GXB dan VCCL_GXB dalam desain Anda dengan PCIe 1.0 juga.
Untuk mengatur tegangan catu daya dari transivitas berdasarkan penggunaan desain Anda, Anda dapat menggunakan penugasan berikut menggunakan Editor Penugasan:
VCCA_GXB
- Pilih tegangan VCCA_GXB di kolom Nama Penetapan.
- Pilih tegangan di kolom Nilai .
VCCR_GXB / VCCT_GXB / VCCE_GXB
- Pilih Tegangan VCCR_GXB/VCCT_GXB di kolom Nama Penetapan
- Pilih tegangan di kolom Nilai
Untuk detail tentang tugas-tugas ini, lihat Panduan Pengguna Transceiver PHY IP Core.
Selain itu, lihat panduan perangkat, lembar data, atau Panduan Koneksi Pin untuk detail lebih lanjut tentang pengaturan tegangan catu daya transiver.