ID Artikel: 000080844 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 10/06/2019

Mengapa simulator ModelSim* berhenti secara tidak terduga ketika menyimulasikan contoh desain Intel® FPGA IP Ethernet 25G dengan "mengaktifkan switching kecepatan dinamis 10G/25G"?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • 25G Ethernet Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Karena masalah dengan Intel® FPGA IP Ethernet 25G di Intel® Quartus® Perangkat Lunak Edisi Prime Pro versi 18.1, contoh desain dengan "mengaktifkan switching laju dinamis 10G/25G" yang dipilih mungkin berhenti secara tak terduga di simulator ModelSim*.

    Transkrip ModelSim berhenti pada tahapan simulasi berikut:

    • # Beralih ke mode 25G: Mulai Konfigurasi Ulang 25G
    • # Beralih ke mode 25G: Akhir Konfigurasi Ulang 25G
    • #Waiting untuk perataan RX

     

    Resolusi

    Untuk mengatasi masalah ini, modifikasi run_vsim.do contoh desain di direktori berikut:

    • alt_e25s10_0_example_design\example_testbench\run_vsim.do

    Di run_vsim.do, temukan "elab" dan ganti dengan "elab_debug"

    • elab untuk elab_debug

    Masalah ini dijadwalkan akan diperbaiki dalam versi Intel® Quartus® Prime Edisi Pro Masa Depan Perangkat Lunak.

     

     

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Stratix® 10 FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.